Altera_CycloneVGXFPGADevelopmentKitfpga开发板资料Cadence硬件原理图+PCB+Verilog例程源码+文档资料
1
完整的音乐播放器verilog代码各个模块的内容都在其中,模块清晰了然,资源很好,欢迎大家下载截图:https://i.loli.net/2019/11/20/Ee1t9HzmqPUoiM2.png
2024/7/21 6:49:01 15KB verilog
1
用于RS编码的原理与实现,内含多篇高价值文章与原理说明,另有实用参考代码
2024/7/19 20:40:42 9.95MB RS编码 verilog matlab
1
包含有符号乘法器以及无符号乘法器的Verilog源码,同时带有tb文件用于仿真测试,在Vivado和Modelsim上验证通过
2024/7/19 12:29:53 2KB 乘法器 Verilog
1
采用Verilog语言设计的移位相加型8位硬件乘法器小论文
2024/7/19 11:49:49 156KB Verilog 乘法器
1
verilog实现八位数码管显示,该模块输入BCD码,就可以显示
3KB verilog
1
这是verilog最基础的练习题,希望对初学者了解verilog的使用有所帮助。
2024/7/12 22:42:19 578KB verilog
1
基于verilog的ps_2键盘驱动,已经验证综合即可实现
2024/7/12 20:31:35 7KB ps_2驱动
1
modelsim10.7文件及方法。
软件查看另一个分享。
Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。
它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
ModelSim10.7可与QuartusII18.0以及VIVADO2018.X版本无缝连接,并且完美支持最新器件型号,例如ZYNQ以及7的开发等。
并且目前FPGA+ARM的ZYNQ方案较为火热,ModelSim10.7更为改方案提供更加便捷的仿真。
2024/7/12 11:52:50 114B 软件
1
简单的串行数据到8位并行数据的转换,verilog语言描述
2024/7/7 15:56:47 351B 串并 verilog
1
共 730 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡