基于QuartusII的FPGA/CPLD数字系统设计实例中图法分类号:TP332.1/684周润景,图雅,张丽敏编著电子工业出版社第1章AlteraQuartusII开发流程1.1 QuartusII软件综述1.2 设计输入1.3 约束输入1.4 综合1.5 布局布线1.6 仿真1.7 编程与配置第2章 AlteraQuartusII的使用2.1 原理图和图表模块编辑2.2 文本编辑2.3 混合编辑(自底向上)2.4 混合编辑(自顶向下)第3章 门电路设计范例3.1 与非门电路3.2 或非门电路3.3 异或门电路3.4 三态门电路3.5 单向总线缓冲器3.6 双向总线缓冲器第4章 组合逻辑电路设计范例4.1 编码器4.2 译码器4.3 数据选择器4.4 数据分配器4.5 数值比较器4.6 加法器4.7 减法器第5章 触发器设计范例第6章 时序逻辑电路设计范例第7章 存储器设计范例第8章 数字系统设计范例第9章 可参数化宏模块及IP核的使用第10章 DSPBuilder设计范例第11章 基于FPGA的射频热疗系统的设计第12章 基于FPGA的直流电动机伺服系统的设计附录A 可编程数字开发系统简介参考文献
2025/6/3 1:49:08 12.76MB Quartus FPGA 设计实例
1
基于fpga的电子琴设计vhdl描述可按键发音也可播放音乐
2025/5/31 9:24:54 568KB 基于fpga的电子琴设计vhdl描述
1
FPGA采用500万像素的OV5640摄像头模组(AN560)通过VGA显示更高分辨率的视频画面。
2025/5/31 4:18:12 2.51MB FPGA ov5640 vga
1
lvds信号处理,lvds_tx,lvds_rx核的简介
2025/5/30 14:11:51 1.69MB alter_lvds IP核简介
1
用于安装FPGA开发的Synplify,其综合速度优于vivado和quartus自带的综合器,可以大大加速FPGA开发速度
2025/5/25 20:34:16 927KB fpga/cpld
1
FPGA自适应滤波器
2025/5/24 10:58:25 8.19MB FPGA 自适应滤波器
1
FPGA设计逻辑已经成为一个高度专业化的硬件设计领域,它需要设计者熟练地掌握设计工具,深刻理解FPGA的内在结构及灵活运用设计语言,从而能够有效地完成复杂的设计任务
2025/5/23 10:58:01 84.87MB FPGA设计 Xilinx FPGA FPGA重构
1
我是做FPGA的,正在学习中,这次做的是一个基于vivado编写的在basys3开发板上实现键盘控制数码管显示的实验
2025/5/20 21:22:20 488KB FPGA 键盘 basys3 vivado
1
使用FPGA操作CAN协议芯片MCP2515实现CAN多种通讯协议操作
2025/5/20 12:30:54 6.72MB MCP2515 FPGA
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡