电子设计大赛音频信号分析仪的FPGA源码电子设计大赛音频信号分析仪的FPGA源码电子设计大赛音频信号分析仪的FPGA源码
2023/10/18 4:47:38 4.93MB 电子设计大赛
1
甘地大学电子专业RayRanjanVarghese设计的FPGA实现FFT,采用的是单精度的浮点,采用IEEE745格式的浮点+ROMRAM的方式成功实现FFT,含有设计报告和设计源代码,并有测试文件,真的很不错。
2023/10/17 21:19:41 382KB FPGA VHDL FFT
1
针对正弦余弦计算的CORDIC算法优化及其FPGA实现
2023/10/16 15:41:07 8.83MB henhao
1
一、设计(论文)内容1.用1~5个开关模拟5个病房的呼叫输入信号,1号优先级最高;
1~5优先级依次降低;
2.用一个数码管显示呼叫信号的号码;
没信号时显示0;
有多个信号呼叫时,显示优先级最高的呼叫号(其他呼叫用指示灯显示);
3.凡有呼叫发出5秒的呼叫声;
4.对低优先级的呼叫进行存储,处理完高优先级的呼叫,再进行低优先级呼叫的处理(附加)。
2023/10/16 8:34:56 377KB 通信 呼叫系统
1
IEEE2001版的Verilog语法规范,详细描述了2001版Verilog的综合、仿真验证语句的语法和用例,帮助FPGA、ASIC前端开发员快速查阅Verilog语法。
2023/10/16 0:42:06 4.41MB Verilog规范
1
本文档介绍了一种基于FPGA的数字通信多路时分复用和解复用系统,使用硬件描述语言很好的实现了系统功能。
1
《基于XILINXFPGA的OFDM通信系统基带设计》以无线局域网物理层标准IEEE802.11a为实例,研究如何在FPGA上实现一个OFDM通信系统的基带收发机。
《基于XILINXFPGA的OFDM通信系统基带设计》在系统地给出了收发机模块划分的基础上,对每个模块的算法和FPGA实现进行详细探讨,内容涵盖一个完整无线通信系统的绝大部分模块,包括扰码、编码、交织、OFDM调制/解调、帧同步、频偏校正、符号同步、采样时钟同步、信道均衡、viterbi解码等。
《基于XILINXFPGA的OFDM通信系统基带设计》所有模块均在Xilinx公司大学计划Spartan一3EStarterKit开发板上验证通过,随书光盘附所有ISE工程文件和Verilog源码。
,《基于XILINXFPGA的OFDM通信系统基带设计》适用于电子与通信行业的高校学生和公司研究人员,既可以作为高年级本科生和研究生的教学教材,也可以作为通信行业技术人员的参考书和培训教材。
2023/10/13 14:47:12 31.09MB OFDM   FPGA XILINX 802.11
1
介绍了基于Altera提供的DSPBuilder开发工具从Simulink模型自动生成VHDL代码的一种新的FPGA设计流程,并基于此流程实现了一个7阶FIR数字低通滤波器。
2023/10/12 8:54:53 145KB DSP Builder VHDL FPGA
1
节省大量硬件资源,16位数字信号到模拟信号的转换器,源代码是用VerilogHDL语言写的,这是我在做FPGA时开发的,其代码内容可以移植到嵌入式系统中……
2023/10/11 10:52:53 848B DA
1
AX7325_CDFPGA代码part4,由于资源较大,分为4个部分,属于高端FPGA代码。
2023/10/11 2:29:02 186.56MB FPGA
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡