基于QuartusII的FPGA/CPLD方案作者:李洪伟袁斯华第1章可编程器件及EDA货物概述1.1可编程器件及其特色1.1.1CPLD1.1.2FPGA1.2EDA本领翰介及开拓软件1.2.1EDA本领1.2.2开拓软件1.3小结第2章QuartusII软件简介2.1QuartusII概述2.2方案软件2.3QuartusII体系特色总览2.4QuartusII体系配置配备枚举与装置2.5QuartusII集成货物及其底子成果2.6小结第3章QuartusII方案指南3.1QuartusII软件的使用概述3.2建树QuartusII工程3.3多种方案输入方式3.3.1文本编纂——ALDL、VHDL,VerilogHDL3.3.2图形方案输入3.4建树文本编纂文件3.5方案综合3.6引脚调配3.7仿真验证3.8时序阐发3.8.1时序阐发底子参数3.8.2指按时序申请3.8.3实现时序阐发3.8.4查验时序阐发下场3.9编程以及配置配备枚举3.10SignalTapII逻辑阐发仪的使用3.10.1在方案中建树SignalTapII逻辑阐发仪3.10.2行使MegaWizardPlug—InManager建树SignalTapII逻辑阐发仪3.10.3SignalT印II逻辑阐发仪的器件编程3.10.4查验SignalTapII采样数据3.11实例一个带清零以及计数使能成果的模可变计数器方案第4章硬件描摹语言(HDL)简介4.1HDL阻滞4.2多少种具备代表性的HDL语言4.2.1VHDL4.2.2VerilogHDL4.2.3Superlog4.2.4SystemC4.3种种HDL语言的体系结谈判方案方式4.3.1SystemC4.3.2Supeflog4.3.3Verilog以及VHDL在各方面的比力4.4目前可取的可行策略以及方式4.5未来阻滞以及本领倾向4.6国内阻滞的策略遴选4.7特色4.8VHDL方案流程4.9小结第5章VHDL法度圭表标准的底子结构5.1实体5.2结构体及其子结构描摹5.2.1结构体5.2.2VHDL子结构描摹5.3库与包群集及配置配备枚举5.3.1库(Library)5.3.2包群集(Package)5.3.3配置配备枚举(Configuration)5.4小结第6章用QuartusII方案罕用电路6.1组合逻辑电路方案6.1.1用VHDL描摹的译码器6.1.2用VHDL描摹的编码器6.1.3乘法器6.2时序逻辑电路方案6.2.1D触发器(DFF)6.2.2寄存器以及锁存器6.2.3分频器6.3存储器方案6.3.1ROM只读存储器6.3.2随机存储器RAM6.3.3FIFO6.4有限外形机6.4.1有限外形机的描摹6.4.2外形机的使用方案举例——空调抑制体系有限外形6.5基于QuartusII的其余方案示例6.5.1双向数据总线——行使三态门结构6.5.2锁相环路(PLL)6.6小结第7章基于QuartusII的数字电路体系方案7.1实例一按键去发抖方案7.2实例二单片机以及FPGA接口逻辑方案7.3实例三交通抑制灯7.3.1方案申请7.3.2方案阐发7.3.3方案模块7.4实例四数字秒表的方案7.4.1方案申请(秒表的成果描摹)7.4.2模块成果松散7.4.3方案实现、仿真波形以及阐发7.4.4秒表展现模块7.5实例五闹钟体系的方案7.5.1闹钟体系的方案申请及方案思绪1.5.2闹钟体系的译码器的方案7.5.3闹钟体系的移位寄存器的方案7.5.4闹钟体系的闹钟寄存器以及功夫计数器的方案7.5.5闹钟体系的展现驱动器的方案7.5.6闹钟体系的分频器的方案7.5.7闹钟体系的部份组装7.6实例六数字密码锁方案7.6.1方案申请7.6.2输入、输入端口描摹7.6.3模块松散7.6.4方案VHDL源法度圭表标准7.7实例七数字出租车计费器方案7.7.1方案阐发7.7.2顶层方案7.7.3成果子模块方案7.8实例八IIC总线通讯接口7.8.1方案阐发7.8.2VHDL方案源法度圭表标准7.8.3时序仿真下场及阐发第8章MC8051单片机方案8.1MC8051单片电机路方案概述8.1.1首要方案特色8.1.28051总体结谈判方案文件阐发8.1.3各个模块阐发8.2MC8051法度圭表标准包8.3MC8051内核的方案8.4按时计数器模块8.5串口模块8.6抑制模块8.7算术逻辑模块8.8小结附录
2023/4/30 20:14:32 14.95MB Quartus FPGA CPLD
1
一、该法度圭表标准为STM32CAN双机通讯实例,付与数据时经由中断法度圭表标准举行付与的。
二、Node的主芯片为STM32F103ZET,node2的芯片为STM32F103C8.双机均责任在普通方式下。
为了能够残缺的实现双机通讯,还需要配备CAN付与器。
本例程中付与的是TJA1050CAN抑制芯片.可从网上置办,约6元左右。
三、在运行进程中,只能某一STM32发送(法度圭表标准中不配置数据重发,于是在两个节点的主法度圭表标准中都有发送法度圭表标准的话,会举行总线总裁,失败方没法再次发送发送数据)。
巨匠能够再我的底子上举行更正。
四、该法度圭表标准不配置差迟处置法度圭表标准,巨匠能够举行美满
2023/4/30 17:02:23 829KB STM32 CAN 通讯 双机
1
高仿最新QQ界面源码,有需要的同砚能够参考下,因界面下场传神,抑制贸易用途,不然下场自信哈!
2023/4/30 14:25:57 6.1MB android qq 界面 源码
1
属于ssm+easyui整合的度假村落管理体系,界面残缺,波及到用户登录,脚色权限抑制,加盟商管理,用户管理,定单管理,论坛管理等等,思考的比力精密,多个用户不患上不能重复登录一个账号,以及踢出用户的成果等,好勤学习,阻滞对于您有很大的帮手!(不美意思,以前是由于不上传sql,其实赔罪,普通削减的是残缺的,能够运行的大名目)
1
用MFC完成果劳端与客户端之间的文件传输,可反对于上传下载,付与多线程抑制,并可实现多个客户端毗邻一个效率器
2023/4/30 14:02:03 5.42MB socket,MFC
1
AD420是具备敏捷串行数字接口的l6位数模转换器,它带有SPI以及Microwire总线接口,使用便捷、性价比高。
介绍了AD420的引脚成果、电气特色,叙述了AD420与MSP430的接口本领,并给出了在MSP430抑制下的实际使用电路及法度圭表标准。
2023/4/30 9:41:01 791KB AD420 D/A转换 MSP430 电流环
1
本书以翱翔抑制体系阐发与方案的底子方式为首要内容,以翱翔器(搜罗牢靠翼飞机以及飞航式导弹)的典型翱翔抑制体系的底子结构为主干编写而成。
全书共有7章,较片面地介绍了一类面向工程使用的翱翔抑制体系阐发与方案方式。
本书可作为翱翔器导航、制导与抑制业余本科生的课本,也可供翱翔器自动抑制相关业余的科技人员参考。
2023/4/30 6:35:17 16.35MB 无人机 飞控系统设计 吴森堂
1
虚构摇杆,上下左右抑制,可控速率,可改色调配景阴影;
虚构按盘,上下左右抑制,外形可变圆形或者椭圆;
左右拖动抑制组件;
2023/4/30 4:17:11 170KB android  虚拟摇杆 虚拟按盘
1
运行情景win7下x641)具备付与28181配置配备枚举大概平台注册、注销过能,管理齐全注册的28181配置配备枚举大概平台。
2)具备付与28181配置配备枚举大概平台心跳成果,心跳超时能将内存外面的管理配置配备枚举大概平台下线。
3)具备对于28181配置配备枚举大概平台校时成果。
4)具备目录盘问成果,对于患上到的到配置配备安枚举表举行管理。
5)具备实时点播末了以及竣事成果,对于每一路配置配备枚举实时码流外形举行管理。
6)具备配置配备枚举抑制成果,反对于向上、向下、向左、向右、放大、削减、聚焦、预置位配置、预置位挪用、预置位删除了成果。
7)具备录像盘问成果。
8)具备录像点播末了以及竣事成果,对于每一路汗青流举行管理。
9)具备对于录像点播举行抑制成果,反对于播放、停息、快放、慢放以及随机拖放。
10)具备目录定阅成果,对于上线、下线配置配备罗枚举行上报。
11)具备布防以及布防成果,将患上到到的报警新闻举行上报。
12)具备多种患上到资源信息的接口。
2023/4/30 4:10:34 19.84MB GB28181 2016 SDK
1
矿工:R包,用于经由API抑制Minecraft
2023/4/30 4:49:41 21.21MB r rstats r-package unconf17
1
共 806 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡