采用DDS技术,以AD9851芯片为核心,LCD12864液晶为显示模块,采用矩阵键盘输入的函数信号发生器。
该信号发生器能够产生正弦波和方波,实现正弦波输出频率范围100Hz~10MHz,方波输出频率为100Hz~1MHz,频率分辨率为0.04Hz,在频率范围内实现步进调理和任意调理两种控制方式并可显示产生的波形的频率和步进单位等信息。
该信号发生器具有频率稳定,变频快速,幅值稳定,波形失真度低,电路结构简单,体积小,功耗低,价格低廉等特点。
1
基于labCVI的波形发生器源码,此代码运转在labCVI2013版本中,通过前面板的选择可以产生不同波形的数据,波形数据具有保存为文本文件和回放功能
2020/1/10 12:31:41 7KB CVI 波形发生器
1
1.计算机软件=程序+数据+相关文档。
2.操作数包含在指令中是立即寻址,操作数的地址包含在指令中是直接寻址。
3.计算机硬件的典型结构:单总线结构、双总线结构、采用通道的大型系统结构。
4.CPU由运算器和控制器组成;
控制器由程序计数器(PC)、指令寄存器(IR)、指令译码器(ID)、状态条件寄存器、时序产生器和微操作信号发生器组成。
a)PC:pc自动增加一个值,指向下一条要执行的指令,当程序转移时将转移地址送入PC。
b)IR:用于存放当前要执行的指令。
c)ID:对现行的指令进行分析,确定指令类型、指令要完成的操作和寻址方式。
2017/4/8 9:48:56 144KB 软考
1
主控为89C51,使用4*4键盘输出,1602输出,引脚连接见代码,AD9833生成信号。
2018/4/19 15:05:30 42KB danpianji
1
本设计使用MATLAB采用m文件,实现对DPCM译码器的设计与仿真。
为了调试和验证DPCM译码器的功能,根据DPCM的原理,在本程序设计中,设计了单独的DPCM发送端来产生差分脉冲信号。
DPCM的发送端由信号发生器、抽样器、量化编码器和预测器四个组件组成。
预测器的预测算法是整个DPCM的核心部分,算法越合理,误差就越小,恢复出来的波形就越接近于原来的波形,功能也就越好。
最后接收端将量化编码的差分信号逆量化,还原成为信号幅度值,再通过一系列与发送端相反的逆运算将波形还原到与原信号波形相似的波形,本课程设计成功的完成了译码器的设计。
2016/2/14 10:51:17 605KB DPCM 译码器 MATLAB设计 课程设计
1
SystemVerilog的听课学习笔记,包括讲义截取、知识点记录、注意事项等细节的标注。
目录如下:第一章SV环境构建常识 1 1.1数据类型 1 四、二值逻辑 4 定宽数组 9 foreach 13 动态数组 16 队列 19 关联数组 21 枚举类型 23 字符串 25 1.2过程块和方法 27 initial和always 30 function逻辑电路 33 task时序电路 35 动态静态变量 39 1.3设计例化和连接 45第二章验证的方法 393 动态仿真 395 静态检查 397 虚拟模型 403 硬件加速 405 效能验证 408 功能验证 410第三章SV组件实现 99 3.1接口 100 什么是interface 101 接口的优势 108 3.2采样和数据驱动 112 竞争问题 113 接口中的时序块clocking 123 利于clocking的驱动 133 3.3测试的开始和结束 136 仿真开始 139 program隐式结束 143 program显式结束 145 软件域program 147 3.4调试方法 150第四章验证的计划 166 4.1计划概述 166 4.2计划的内容 173 4.3计划的实现 185 4.4计划的进程评估 194第五章验证的管理 277 6.1验证的周期检查 277 6.2管理三要素 291 6.3验证的收敛 303 6.4问题追踪 314 6.5团队建设 321 6.6验证的专业化 330第六章验证平台的结构 48 2.1测试平台 49 2.2硬件设计描述 55 MCDF接口描述 58 MCDF接口时序 62 MCDF寄存器描述 65 2.3激励发生器 67 channelinitiator 72 registerinitiator 73 2.4监测器 74 2.5比较器 81 2.6验证结构 95第七章激励发生封装:类 209 5.1概述 209 5.2类的成员 233 5.3类的继承 245 三种类型权限protected/local/public 247 thissuper 253 成员覆盖 257 5.4句柄的使用 263 5.5包的使用 269第八章激励发生的随机化 340 7.1随机约束和分布 340 权重分布 353 条件约束 355 7.2约束块控制 358 7.3随机函数 366 7.4数组约束 373 7.5随机控制 388第九章线程与通信 432 9.1线程的使用 432 9.2线程的控制 441 三个fork...join 443 等待衍生线程 451 停止线程disable 451 9.3线程的通信 458第十章进程评估:覆盖率 495 10.1覆盖率类型 495 10.2功能覆盖策略 510 10.3覆盖组 516 10.4数据采样 524 10.5覆盖选项 544 10.6数据分析 550第十一章SV语言核心进阶 552 11.1类型转换 552 11.2虚方法 564 11.3对象拷贝 575 11.4回调函数 584 11.5参数化的类 590第十二章UVM简介 392 8.2UVM简介 414 8.3UVM组件 420 8.4UVM环境 425
2022/10/19 15:18:43 47.25MB systemverilog
1
要内容包括微型计算机体系结构、8086微处理器和指令系统、汇编语言设计以及微型计算机各个组成部分介绍等内容。
要求学生对微机原理中的基本概念有较深入的了解,能够系统地掌握微型计算机的结构、8086微处理器和指令系统、汇编语言程序设计方法、微机系统的接口电路设计及编程方法等,并具有综合运用所学知识分析问题和处理问题的能力。
2018/4/21 2:54:36 89KB 微机原理
1
功能:stm32f103rct6控制,75MHz时钟,AD9834正弦波点频输入,范围0-30M(可编辑0-100M),方波:50k-5M,三角波:0-10M,扫频默认正弦波。
显示模块:12864
2021/9/20 22:16:32 597KB AD9834 STM32 信号发生器
1
基于FPGA的应用技术,采用Altera公司DE2-70开发板的CycloneⅡ系列EP2C70作为核心器件,设计了一种基于FPGA的新型可调信号发生器。
通过QuartusⅡ软件及VerilogHDL编程语言设计LPM_ROM模块定制数据ROM,并通过地址指针读取ROM中不同区域的数据,根据读取数据间隔的不同,实现调整频率功能,该系统可产生正弦波、方波、三角波和锯齿波4种波形信号,并使用嵌入式逻辑分析仪对产生的不同波形信号进行实时测试,实验证明,该可调信号发生器系统软件模仿数据和理论定制波形相吻合。
2022/10/11 13:39:49 1.23MB 信号发生器 EP2C70 Verilog
1
基于FPGA的信号发生器,能够输入正弦波,三角波,方波
2022/10/11 13:44:17 11.8MB 信号发生器
1
共 329 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡