基于Google官方gcc4.9.x修改的源码,支持直接通过交叉编译器编译出在Android上跑的gcc,gcc版本为7.2.0建议静态编译
2024/5/28 15:23:51 93.04MB Android 交叉编译器 andorid cross
1
MIPS的汇编器,将MIPS汇编程序生成二进制程序MIPS的汇编器,将MIPS汇编程序生成二进制程序MIPS的汇编器,将MIPS汇编程序生成二进制程序
2024/5/16 17:54:13 318KB MIPS 汇编器 汇编程序 二进制程序
1
Verilog实现MIPS处理器部分指令,不乏存在错误,还请指出。
2024/5/6 8:15:07 179KB MIPS
1
MIPS五级整数流水线模拟系统的实验报告,有简单的设计文档和源代码
2024/5/5 7:45:12 969KB mips 模拟器 simulator
1
MIPS汇编指令大全MIPS汇编指令大全MIPS汇编指令大全
2024/5/4 21:36:39 513KB MIPS 汇编 指令 大全
1
带冒险的5级MIPS流水线设计报告,24页十分详细,与资源Vivado下用Verilog编写的带冒险的5级MIPS流水线配合使用
2024/4/25 11:57:09 2.82MB Verilog MIPS流水线
1
实验目的】1. 掌握CPU的设计步骤2. 学会芯片的运用及其功能【实验环境】Maxplus2环境下实现非常简单CPU数据通路的设计【实验内容】可选以下实验之一:1、绘制“非常简单CPU”数据通路(MAX+PLUSII环境)数据通路2、绘制移位-相加乘法电路(MAX+PLUSII环境)3、绘制MIPS处理器数据通路(“画笔”或Powerpoint或手工)实验辅助材料对上述三个实验,分别提供以下辅助材料:1、“非常简单CPU”数据通路,给出步骤和指导,见后。
2、乘法电路,给出实验原理图(MAX+PLUSII的gdf文件,但不完整或有错误)。
3、MIPS处理器,给出数据通路的图片文件。
附:绘制“非常简单CPU”数据通路步骤及指导非常简单CPU的寄存器:一个8位累加器AC,一个6位的地址寄存器AR,一个6位的程序计数器PC,一个8位的数据寄存器DR,一个2位的指令寄存器IR。
其数据通路详见教材P。
2024/3/30 4:14:19 146KB maxplus 实验报告 非常简单CPU设计
1
openwrt编译时的依赖安装包,openwrt是嵌入式设备上运行的linux系统。
OpenWrt的文件系统是可写的,开发者无需在每一次修改后重新编译,令它更像一个小型的Linux电脑系统,也加快了开发速度。
你会发现无论是ARM,PowerPC或MIPS的处理器,都有很好的支持。
并且附带3000左右的软件包,用户可以方便的自定义功能来制作固件。
也可以方便的移植各类功能到openwrt下。
2024/3/27 16:13:07 133KB mklibs
1
自己动手写CPU雷思磊著电子工业出版社verilogHDL设计实现的兼容MIPS32的指令集架构处理器Open-MIPS
2024/3/17 15:48:34 105.03MB cpu
1
本科生计算机组成原理课程大作业,使用XilinxN4开发板,实验实现:31条MIPS指令单周期CPU可通过前仿真但不能下板,原因未查明
2024/3/17 15:56:51 5.25MB CPU MIPS31 单周期 N4开发板
1
共 80 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡