为解决弱信号条件下卫星导航接收机的定位问题,采用惯性导航辅助卫星导航的方案,设计构建了一个捷联惯性导航平台。
在这个平台中,选用了美国模拟器件公司生产的采用SPI和I2C数字输出的三轴加速度计ADXL345。
该器件在CPLD的控制下输出数据,与陀螺输出数据一起在单片机中完成组帧,通过RS232串口发往导航计算机,完成捷联计算并向卫星导航提供惯性辅助信息。
ADXL345作为惯性测量单元的核心部件,其工作稳定,使用方便,采用10Hz数据输出率和全比特模式约3.9mg/LSB的分辨率,能够满足系统设计需求。
实验表
1
基于CPLD的生日贺卡(实现点阵,液晶,键盘,数码管,蜂鸣器),走过路过不要错过
2024/6/2 20:04:45 1.18MB CPLD,FPGA
1
有关EDA方面的毕业论文设计基于CPLD电子存包系统的设计
2024/4/25 5:25:52 46KB CPLD EDA
1
基于dspC5416开发板上的cpld源代码,很多开发板上都不带的
2024/4/23 8:31:31 174KB dspc5416 cpld
1
分别基于Hynix公司的SRAMHY64UD16322A和DRAMHY57V281620E,介绍了采用两种不同的RAM结构,通过CPLD来设计并实现大容量FIFO的方法。
2024/3/14 1:26:29 663KB SRAM DRAM CPLD 大容量FIFO
1
cpldxc9572xl-vq44简单系统原理图pcbpdf格式cpld简单应用
2024/3/7 17:50:09 649KB cpld xc9572xl-vq44 简单系统原理图
1
一个较为适合初学者(CPLD\FPGA)的VHDL语言程序
2024/2/22 17:27:44 267KB V HDL
1
USB大容量存储开发板CPLD代码.7z
2024/2/19 22:57:16 222KB FPGA
1
F28335+CPLD
2024/2/1 9:52:51 7KB SVG
1
从零开始学cpld和verilog+hdl编程技术,入门的可以下载
2024/1/16 18:25:48 35.87MB verilog
1
共 62 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡