测量视频性能的工具和源代码,源代码可以用vs2008编译可以测试视频相关的一些性能,比如MOS和PSNR等
2024/12/10 11:24:09 623KB evalvid质量
1
目录译者序前言第1章简介 11.1什么是VerilogHDL? 11.2历史 11.3主要能力 1第2章HDL指南 42.1模块 42.2时延 52.3数据流描述方式 52.4行为描述方式 62.5结构化描述形式 82.6混合设计描述方式 92.7设计模拟 10第3章Verilog语言要素 143.1标识符 143.2注释 143.3格式 143.4系统任务和函数 153.5编译指令 153.5.1`define和`undef 153.5.2`ifdef、`else和`endif 163.5.3`default_nettype 163.5.4`include 163.5.5`resetall 163.5.6`timescale 163.5.7`unconnected_drive和`nounconnected_drive 183.5.8`celldefine和`endcelldefine 183.6值集合 183.6.1整型数 183.6.2实数 193.6.3字符串 203.7数据类型 203.7.1线网类型 203.7.2未说明的线网 233.7.3向量和标量线网 233.7.4寄存器类型 233.8参数 26第4章表达式 284.1操作数 284.1.1常数 284.1.2参数 294.1.3线网 294.1.4寄存器 294.1.5位选择 294.1.6部分选择 294.1.7存储器单元 304.1.8函数调用 304.2操作符 304.2.1算术操作符 314.2.2关系操作符 334.2.3相等关系操作符 334.2.4逻辑操作符 344.2.5按位操作符 354.2.6归约操作符 364.2.7移位操作符 364.2.8条件操作符 374.2.9连接和复制操作 374.3表达式种类 38第5章门电平模型化 395.1内置基本门 395.2多输入门 395.3多输出门 415.4三态门 415.5上拉、下拉电阻 425.6MOS开关 425.7双向开关 445.8门时延 445.9实例数组 455.10隐式线网 455.11简单示例 465.122-4解码器举例 465.13主从触发器举例 475.14奇偶电路 47第6章用户定义的原语 496.1UDP的定义 496.2组合电路UDP 496.3时序电路UDP 506.3.1初始化状态寄存器 506.3.2电平触发的时序电路UDP 506.3.3边沿触发的时序电路UDP 516.3.4边沿触发和电平触发的混合行为 516.4另一实例 526.5表项汇总 52第7章数据流模型化 547.1连续赋值语句 547.2举例 557.3线网说明赋值 557.4时延 557.5线网时延 577.6举例 577.6.1主从触发器 577.6.2数值比较器 58第8章行为建模 598.1过程结构 598.1.1initial语句 598.1.2always语句 618.1.3两类语句在模块中的使用 628.2时序控制 638.2.1时延控制 638.2.2事件控制 648.3语句块 658.3.1顺序语句块 668.3.2并行语句块 678.4过程性赋值 688.4.1语句内部时延 698.4.2阻塞性过程赋值 708.4.3非阻塞性过程赋值 718.4.4连续赋值与过程赋值的比较 728.5if语句 738.6case语句 748.7循环语句 768.7.1forever循环语句 768.7.2repeat循环语句 768.7.3while循环语句 778.7.4for循环语句 778.8过程性连续赋值 788.8.
2024/11/28 20:22:43 4.72MB verilog
1
Java11是一个长期支持(LTS)版本。
这意味着那些对平台采用持保守态度并需要长期支持的用户可以通过JavaSE订阅提供许可OracleJDK二进制文件。
它允许用户在至少8年内获得Java11LTS发行版的更新。
订阅可以直接从Oracle访问经过测试和认证的JavaSE性能方面、稳定性方面和安全性方面的更新。
它还包括对MyOracleSupport(MOS)24x7的访问、对27种语言的支持、JavaSE8桌面管理、监控和部署特性等。
2024/10/27 13:20:19 170.96MB Java JDK11 Window 免安装版
1
实验一:MOS管基本特性测试报告cadence
2024/10/19 10:27:25 279KB 实验一:MOS管基本特性测试 cadence
1
《模拟CMOS集成电路设计》介绍模拟CMOS集成电路的分析与设计。
从直观和严密的角度阐述了各种模拟电路的基本原理和概念,同时还阐述了在SOC中模拟电路设计遇到的新问题及电路技术的新发展。
《模拟CMOS集成电路设计》由浅入深,理论与实际结合,提供了大量现代工业中的设计实例。
全书共18章。
前10章介绍各种基本模块和运放及其频率响应和噪声。
第11章至第13章介绍带隙基准、开关电容电路以及电路的非线性和失配的影响,第14、15章介绍振荡器和没相环。
第16章至18章介绍MOS器件的高阶效应及其模型、CMOS制造工艺和混合信号电路的版图与封装。
2024/10/10 1:12:34 15.96MB CMOS
1
本文是给学生客户设计的毕业设计,通过按键调整led灯的亮度以及显示频率,采用pwm调光和pwm调频方式,使用初级电压放大+大功率mos驱动方案,LED灯相关参数为:led驱动电压48v-100v,功率:大于50w,供大家学习和参考
2024/8/29 17:46:48 11.51MB stm32 led调光 按键调光
1
Medici是先驱(AVANTI)公司的一个用来进行二维器件模拟的软件,它是最经典的半导体器件模拟软件,它对势能场和载流子的二维分布建模,通过解泊松方程和电子、空穴的电流连续性等方程来获取特定偏置下的电学特性。
用该软件可以对双极型、MOS型等各种类型的晶体管进行模拟,可以获得一个器件内部的电势和载流子2-D分布,可以预测任意偏置下的器件特性。
2024/8/21 19:35:47 43.54MB medici device simulatio
1
毕查德·拉扎维编著的这本《模拟CMOS集成电路设计》介绍模拟CMOS集成电路的分析与设计。
从直观和严密的角度阐述了各种模拟电路的基本原理和概念,同时还阐述了在SOC中模拟电路设计遇到的新问题及电路技术的新发展。
《模拟CMOS集成电路设计》由浅入深,理论与实际结合,提供了大量现代工业中的设计实例。
全书共18章。
前10章介绍各种基本模块和运放及其频率响应和噪声。
第11章至第13章介绍带隙基准、开关电容电路以及电路的非线性和失配的影响,第14、15章介绍振荡器和没相环。
第16章至18章介绍MOS器件的高阶效应及其模型、CMOS制造工艺和混合信号电路的版图与封装。
《模拟CMOS集成电路设计》是现代模拟集成电路设计的理想教材或参考书。
可供与集成电路领域有关的各电类专业的高年级本科生和研究生使用,也可供从事这一领域的工程技术人员自学和参考。
2024/8/14 16:14:13 16.49MB 模拟IC设计
1
这本被誉为射频集成电路设计的指南书全面深入地介绍了设计千兆赫兹(GHz)CMOS射频集成电路的细节。
本书首先简要介绍了无线电发展史和无线系统原理;
在回顾集成电路元件特性、MOS器件物理和模型、RLC串并联和其他振荡网络以及分布式系统特点的基础上,介绍了史密斯圆图、S参数和带宽估计技术;
着重说明了现代高频宽带放大器的设计方法,详细讨论了关键的射频电路模块,包括低噪声放大器(LNA)、基准电压源、混频器、射频功率放大器、振荡器和频率综合器。
对于射频集成电路中存在的各类噪声及噪声特性(包括振荡电路中的相位噪声)进行了深入的探讨。
本书最后考察了收发器的总体结构并展望了射频电路未来发展的前景。
2024/8/12 5:42:20 24.44MB 射频入门书籍
1
Protel99se设计电动独轮车pcb图和原理图,有6个mos管,扩展mpu6050
1
共 69 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡