altera大学计划里面的提供的IP核
2024/9/21 11:02:45 4.82MB sopc IP
1
分给的再高都不过分决定能用,SingalTAP自己看波形DE2板子可以用,AD采样用的一个很随意的并行AD,EP2CQ208的芯片要自己改下SingaltapII的存储深度,如果这个自己都编译不过,理解不了的话,就放弃FFT吧
2024/9/15 6:27:31 30.34MB FFT ALTERA
1
非常详细的FPGA内核资料,便于学习理解altera公司的FPGA
2024/9/13 6:43:35 209.87MB FPGA芯片IP核
1
这是一个采用Verilog编写的SPI核,能够实现16位数据的传输,传输数据的宽度用户可以修改,同时我也为该核编写了测试文件,使用非常方便。
该IP核代码,经过简单修改就能够使用,非常适合想了解和学习SPI总线的朋友。
2024/9/10 21:35:41 4KB FPGA Verilog SPI源码
1
verilog实现FFT,自己添加IP核模块。
2024/9/7 18:15:53 71KB FPGA FFT
1
VIVADO官方IP核AXIDMA数据手册
2024/8/18 12:31:19 1.8MB VIVADO FPGA IP核手册 AXIDMA
1
本设计是基于DE2开发板,以Altera的CycloneII系列的FPGA为主控制器,配上SDRAM和FLASH,使用SOPC技术,构成一个简单的SOPC系统,用于控制SD卡,TFT液晶显示屏,VS1003音频播放模块等,实现自制的简单音乐播放系统。
在设计中FPGA通过分别调用Altera库中的IP核来控制Flash和SDRAM,通过模拟的SPI总线来分别控制SD卡,TFT模块,VS1003模块。
能实现将SD卡中的MP3格式的音乐交由VS1003模块解码播放,BMP格式的图片交由TFT模块显示。
2024/8/18 10:34:13 981KB SOPC VS1003 TFT SD卡
1
非常实用的FIRIP核设置教你轻松调用IP核及设置参数
2024/8/3 11:38:41 2MB FIR IP核设置
1
基于FPGA的千兆以太网ip核源码,同时支持10/100M传输,功能比较完善,验证测试过
2024/7/14 0:42:02 2.98MB fpga
1
modelsim10.7文件及方法。
软件查看另一个分享。
Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。
它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
ModelSim10.7可与QuartusII18.0以及VIVADO2018.X版本无缝连接,并且完美支持最新器件型号,例如ZYNQ以及7的开发等。
并且目前FPGA+ARM的ZYNQ方案较为火热,ModelSim10.7更为改方案提供更加便捷的仿真。
2024/7/12 11:52:50 114B 软件
1
共 80 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡