使用FPGA实现的sata控制器,sataIP内核适合初学者学习
2024/3/4 22:31:01 1.44MB SATA控制器
1
基于FPGA的电子时钟设计,具有调时、整点报时等功能。
用简单的计数和进位的功能实现、用6位数码管显示。
2024/3/4 12:12:33 287KB FPGA 时钟 Verilo
1
使用Altera的DE2开发板附件包含完整工程以及一份设计报告功能如下:在VGA显示器上显示14个钢琴白键以及10个钢琴黑键;
使用PS/2接口的键盘控制VGA显示器上钢琴键的按下;
使用开发板上的4Mflash存储器存储14个白键对应的wav格式的音频文件,并利用NiosII处理器核对键盘输入的数据进行处理,控制音乐的播放。
2024/3/2 16:33:17 7.05MB FPGA 钢琴设计
1
fpga很有价值的27实例FPGA设计大礼包VHDL100例[1]vhdl编程与仿真
2024/3/1 10:41:21 13.61MB FPGA 代码
1
FPGA高性能查找表的设计与实现FPGA高性能查找表的设计与实现
2024/2/29 10:23:15 410KB fpga 查找表
1
FPGA对SRAM的简单读写测试,用的是Cyclone系列芯片,两个按钮控制对ISSI25616的写入和读出。
先写入一个数据,再读出这个数据,如果读出的数据与写入的相同,则LED灯亮。
由此可以让初学者对SRAM的读写有一个了解。
2024/2/28 3:57:20 201KB FPGA,SRAM
1
usb3.0_fpga_ddr2原理图,采用CYUSB3014接口芯片实现USB3.0接口,采用fpga进行高速外部设备I/O,扩展了128MB的ddr2内存,进行usb3.0和fpga设计很好的参考电路图。
2024/2/24 18:42:52 106KB usb3.0 fpga ddr2 原理图
1
用FPGA实现图像的边缘检测,完整版是通过阅读文献得到的方法,都能仿真的出来的喔!
2024/2/23 22:49:11 522KB FPGA边缘检测
1
一个较为适合初学者(CPLD\FPGA)的VHDL语言程序
2024/2/22 17:27:44 267KB V HDL
1
基于Verilog的FPGA步进电机控制,用fpga实现步进电机运转
2024/2/22 9:33:34 16KB 步进电机
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡