本文研究了一类带有脉冲影响的时滞时变测度大系统的变量指数稳定性。
首先,发出了泛函类的概念。
然后,通过使用Lyapunov函数的方法和比较原则,通过构造绝对变量的修正和的Lyapunov函数,被称为以上系统一致稳定和分段指数稳定的充分条件。
同时,新的识别系统的稳定性的结果一般性且包含已经存在的结果。
验证所得结果的可行性与有效性。
2023/12/14 2:24:15 855KB 分布导数; 时滞; 测度大系统; 脉冲;
1
提出一种在单模光纤正常色散区由连续波产生超短光脉冲串的新方法。
即让连续波和一个波长位于光纤正常色散区的调制脉冲串在光纤中同时传输,交叉相位调制效应和群速度色散效应的相互作用能使连续波演化成一串超短光脉冲,其脉冲宽度比调制脉冲串中的脉宽要小得多。
本文还通过计算机模拟,对这一方法进行了全面的考察和分析。
结果表明,该方法不仅实用,而且可取得较好的效果。
2023/12/12 10:46:22 1.55MB 单模光纤 交叉相位 超短光脉
1
《雷达信号处理基础》介绍了雷达系统与信号处理的基本理论和方法,主要内容包括:雷达系统导论、雷达信号模型、脉冲雷达信号的采样和量化、雷达波形、多普勒处理、检测基础原理、恒虚警率检测、合成孔径雷达成像技术、波束形成和空-时二维自适应处理导论。
书中包含了大量反映雷达信号处理最新研究成果和当前研究热点的补充内容,提供了大量有助于读者深入的示例。
2023/12/12 2:11:01 34.82MB 雷达
1
编码器(测电机正反转)程序,通过脉冲的先后,测电机正、反转与静止。
2023/12/8 20:47:39 25KB 编码器 电机驱动 电机正反转
1
1、P1为输出口,INT0为电平触发接开关产生中断请求。
要求:主程序8个发光二极管同时闪烁,当发生中断时使8个发光二极管循环点亮,结束时再返回主程序。
2、P1为输出口,INT0为电平触发接单次脉冲源产生中断请求。
要求:主程序8个发光二极管循环点亮,当发生中断时循环暂停,小喇叭响,松开脉冲源后再返回主程序8个灯循环亮。
2023/12/6 19:10:33 38KB 单片机 C语言 流水灯
1
1.利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。
该秒表计时范围为0秒~59分59.99秒,显示的最长时间为59分59秒,计时精度为10毫秒,并且具有复位功能。
复位开关一旦打开所有位都为0。
2.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。
2023/12/1 18:18:19 208KB 数字表
1
我们用光谱分辨的二次谐波方法测定了连续波同步泵浦染料激光脉冲形状的非对称性。
本文分析了利用光谱分辨的二次谐波方法确定同步泵浦染料激光脉冲非对称性的可能性,实验结果表明我们对这种激光脉冲非对称性的理论分析是正确的。
2023/11/27 21:06:06 2.68MB 论文
1
国外非常流行的步进电机STM32控制代码,S型加减速,启动加速和停止减速可以不同,完成满足各种不同需要,代码中可以随时获取电机已走脉冲(实际就是当前位置),类似PLC中的脉冲计数器,代码的执行效率比DMA方式的还高,基本不占用CPU资源,可以说是非常精典的资料!!
2023/11/20 7:24:35 22.05MB 伺服电机代码 步进电机代码
1
要求:(1)、设计一个模拟拔河游戏比赛的逻辑电路。
(2)、电路使用7个(或9个)发光二极管,开机后只有在拔河绳子中间的发光二极管亮。
(3)、比赛双方各持一个按钮,快速不断地按动按钮,产生脉冲,谁按得快,发光的二极管就向谁的方向移动,每按一次,发光二极管移动一位。
(4)、亮的发光二极管移到任一方的终点时,该方就获胜,此后双方的按钮都应无作用,状态保持,只有当裁判按动复位后,在拔河绳子中间的发光二极管重新亮。
(5)、用七段数码管显示双方的获胜盘数。
2023/11/18 0:27:37 668KB 拔河 游戏 报告
1
LPM_ROM和LPM_RAM设计一实验目的掌握FPGA中LPM_ROM的设置:1作为只读寄存器ROM的工作特性和配置方法;
2学习将程序代码或数据以MIF格式文件加载于LPM_ROM中;
掌握lpm_ram_dp的参数设置和使用方法:1掌握lpm_ram_dp作为随即存储器RAM的设置;
2掌握lpm_ram_dp的工作特性和读写方法;
3掌握lpm_ram_dp的仿真测试方法。
二实验要求1LPM_ROM定制和测试LPM_ROM的参数设置:LPM_ROM中数据的写入,即初始化文件的编写;
LPM_ROM的实际应用,在GW48实验台上用N0.0电路模式测试。
2LPM_RAM定制和测试LPM_RAM的参数设置;
LPM_RAM的实际应用,在GW48实验台上用N0.0电路模式测试。
三实验原理用户可编程硬件FPGA芯片设计,有许多可调用参数化库模块LPM(LibraryParameterizedModules),课直接调用设置,利用嵌入式阵列块EAB(EmbedArrayBlock)构成lpm_ROM,lpm_RAM等各种存储器结构。
Lpm_ROM有5组信号:地执信号address[];
数据信号q[];时钟信号inclock、outclock;允许信号memenable.其参数是可以设定的。
由于ROM是只读寄存器,它的数据口试单向的输出端口,数据是在对FPGA现场配置时,通过配置文件一起写入存储单元的。
Lpm_ram_dq的输入/输出信号如下:地址信号address[];RAM_dqo的存储单元地址;
数据输入信号DATA[]RAM_dqo的数据输入端;
数据输出信号Q[];
RAM_dqo的数据输出端;
时钟信号CLK;读/写时钟脉冲信号;
读写信号W/R读/写控制信号端数据从总线端口DATA[]输入。
丹输入数据和地址准备好以后,由于在inclock上的信号是地址锁存时钟,当信号上升沿到来时,地址被锁存,于是数据被写入存储单元。
数据的读出控制是从A[]输入存储单元地址,在CLK信号上升沿到来时,该单元数据从Q[]输出。
W/R为读/写控制端,低电平时进行读操作,高电平时进行写操作;
四实验步骤
2023/11/14 3:08:52 123KB LPM_ROM和LPM_RAM设计
1
共 418 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡