该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试经过,欢迎大家下载。
2016/7/2 13:45:39 377KB FPGA niosII
1
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试经过,欢迎大家下载。
2016/7/2 13:45:39 377KB FPGA niosII
1
不好意思呀,上次发的资源有问题,在其他机子上好像打不开,这次发的都是Pdf格式的,郑重向大家道歉。
还有,大家需求什么书,不限哪一方面的,可以发我邮箱。
我邮箱:weiwenhui91@163.com
2020/11/15 21:30:57 13.82MB CPLD FPGA
1
不好意思呀,上次发的资源有问题,在其他机子上好像打不开,这次发的都是Pdf格式的,郑重向大家道歉。
还有,大家需求什么书,不限哪一方面的,可以发我邮箱。
我邮箱:weiwenhui91@163.com
2020/11/15 21:30:57 13.82MB CPLD FPGA
1
用FPGA当主控芯片来采集温度传感器的数据,模块化计划程序,模块之间有详细讲解!
2021/7/17 1:33:39 6.89MB ds18b20
1
完好的基于FPGA的5B6B编译码器的EDA设计程序及仿真原理图,测试结果正确,可做毕业论文使用
2018/3/19 9:34:41 603KB FPGA 5B6B
1
本书围绕Xilinx新一代28nm工艺芯片7系列FPGA,结合Xilinx新一代开发工具Vivado以及针对算法开发的VivadoHLS和SystemGenerator,讲解了数字信号处理中的经典算法在FPGA上的实现方法。
第2版保持了第1版的主题——如何将理论算法转化为工程实现,新增了算法的Matlab代码描述;
添加了部分算法的SystemGenerator模型。
讲解了FPGA实现时的一些细节问题如复位、跨时钟域设计等。
2021/3/18 1:23:17 86.19MB FPGA 数字处理技术
1
本书英文全名是《ParallelProgeammingforFPGAs——TheHLSBook》,中文全名为《FPGA并行编程——以HLS实现信号处理为例》。
本书详细引见了HLS的学习方法、代码示例、操作步骤,是学习FPGA高层次综合极好的资料。
2021/10/14 18:16:16 20.02MB FPGA HLS
1
实测亲测xilinxfpgauart串口rs232例子实例工程,ISE打包工程,不出错发送接收数据测试,无状态机,节省资源3根线串口,可以学习rs232串口和倍频ipcore用法,字节编写,用verilog编写基于一个xilinx的学习板子,具体io配置请看工程,测试内容内容是pc用uartrs232发一个字节到fpga,fpga收到之后马上把字节加1发回给pc,uart的波特率是50m时钟,用到了ise的pll倍频,可以学习pll用法,uart的verilog代码没有用到状态机,只用到txd,rxd,gnd这3根最基本的串口通讯线,极大的简化了fpga资源。
整个工程打包,方便大家下载到之后可以马上用,相信对初学xilinxfpga或者ipcone用法的初学者来说,学习很用协助。
2017/7/10 11:55:26 503KB uart串口 rs232 ise工程 实测亲测
1
只包含一个中文版pdf文档,该文档分为三个部分,部分I:用Spartan-3系列FPGA进行计划;
部分II:计划软件;
部分III:PCB计划考虑事项;
2016/8/1 9:45:09 5.93MB Spartan-3 FPGA 中文版
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡