通过FPGA驱动采样电路AD9226采样信号,通过pingpong缓存数据,实现FFT变换,得到信号的频谱,通过内核通知TFT液晶屏显示。
2025/2/23 16:21:45 32.78MB FPGA AD9226 pingpong FFT变换
1
《基于FPGA的数字图像处理原理及应用》第五章系统仿真Qt测试程序&FPGA;程序
2025/2/23 14:33:54 66.23MB FPGA 数字图像处理 Qt 系统仿真
1
波形产生功能。
DDS方法。
可产生方波、正弦波、三角波,频率范围约1-10kHz。
2025/2/21 13:35:27 4.45MB 波形发生 VHDL
1
使用VHDL语言实现的TLC5615的驱动程序已经在FPGA(AlteraEP4CE6E22C8N)上验证通过时钟频率为50MHz经过6分频后得到8MHz最终的时钟频率请参看TLC5615_TransmitData.vhd中描述
2025/2/20 0:01:17 4KB FPGA VHDL TLC5615 驱动程序
1
包含打地鼠游戏完整工程源代码,且有一份详细文档报告,其中说明了游戏各个源代码文件的作用。
2025/2/13 5:53:17 7.78MB fpga
1
超声波hc_sr04的fpga控制实现输入时钟50MHz,有问题请留言
2025/2/12 19:13:54 3KB hc_sr04 fpga
1
I2C总线EEPROMAT24CM01读写FPGA控制器,Verilog代码实现。
将8bit字节形式的数据写入EEPROM指定的地址中,从指定的地址读取数据以8bit字节形式输出,友好的读写握手接口信号。
容易修改以适应其它I2C总线的存储器。
该代码已在多个实际项目中应用,得到充分验证。
2025/2/11 5:08:57 11KB AT24CM01 EEPROM I2C总线
1
采用键控法实现2FSK,功能模块设计如图所示。
通过不同的分频器,产生频率分别为f1和f2的基频。
基带信号为“1”时,频率号为“1”时,频率f1的信号通过;
当基带信号为“0”时,频率f2的信号通过。
f1和f2作为正弦表的地址发生器的时钟,正弦表输出正弦波的样点数据,经过D/A数模转换,得到连续的2FSK信号。
2025/2/11 2:26:27 1KB verilog 2FSK调制 大学作业 FPGA
1
基于C++的USB的数据传输的上位机程序,Windows的底层驱动已经写好,测试可用,只要配合下位机FPGA即可实现基于USB的数据传输。
2025/2/10 8:57:32 2.08MB C++ USB
1
该文件为工程文件,包含所有代码,模块与仿真,输入为四个音阶七个音程,输出有5个分频及七段译码管的信号(若要使用需要自行编写刷屏代码)
2025/2/9 17:15:17 753KB vhdl fpga quartus
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡