传统的PLLmatlab模型,很好的材料,工程上采用的三相锁相方法,你值得拥有!
2021/6/21 18:04:08 13KB matlab model PLL
1
基于fpga的ppm位同步verilog代码采用锁相环同步分为4部分,明晰明了,高频时钟为8倍频
2020/6/10 12:04:19 3KB fpga ppm 位同步 verilog
1
用锁相环实现的频率合成器既有频率稳定度高又有改换频率方便的优点。
实现输出频率N倍于输入频率(fo=N•fi),且在一定频率范围内其输出信号的稳定度完全跟踪输入信号。
因而在现代通信和嵌入式系统中获得广泛使用。
电源+5V;
集成电路芯片4046、74LS191(各一片);
输入信号由信号发生器提供;
输入信号频率范围10HZ~1kHZ;
2020/5/9 11:03:17 710KB 锁相环 CD4046 倍频
1
一份锁相环完成的载波同步的2阶环的MATLAB仿真代码,是保存在WORD上的
2018/2/17 7:30:37 26KB 锁相环
1
一、引言在电工仪表、同步检测的数据处理以及电工实验中,常常需求测量两列同频信号之间相位差。
例如,电力系统中电网并网合闸时,要求两电网的电信号之间的相位相同,这时需求精确测量两列工频信号的相位差。
相位差测量的方法很多,典型的传统方法是通过示波器观测,这种方法误差较大,读数不方便。
为此,我们设计了一种基于单片机的相位差测量仪,该仪以单片机和锁相环倍频电路为核心,实现了工频信号相位差的自动测量及数显,测量的分辩力为#*)+。
2018/4/26 3:08:07 168KB 单片机 相位差 测量
1
基于同步旋转坐标变换的三相锁相环计划,基于同步旋转坐标变换的三相锁相环计划
1
基于锁相环的载波提取技术。
采用科斯塔斯锁相环获得信号的载波
2015/3/14 2:25:02 350KB 锁相环
1
锁相环(PLL)电路设计与使用.pdf是一本很不错的书籍,很适合电子设计工作者
2020/10/26 18:15:32 24.1MB 锁相环 PLL
1
本人用simulink做的PLL仿真,需要的同志们可以看一下,互相交流
2015/8/27 9:43:07 4.72MB PLL simulink
1
《射频通信电路(第二版)——普通高等教育“十一五”国家级规划教材(新版链接为:http://product.dangdang.com/product.aspx?product_id=22572443)》系统地引见了射频通信电路各模块的基本原理、设计特点以及在设计中应考虑的问题。
全书分为射频电路设计基础知识、调制与解调机理、收发信机结构和收发信机射频部分各模块电路设计四大部分,其中模块电路包括小信号低噪声放大器、混频器、调制解调器、振荡器、锁相及频率合成器、高频功率放大器及自动增益控制电路的原理及设计方法。
《射频通信电路(第二版)——普通高等教育“十一五”国家级规划教材(新版链接为:http://product.dangdang.com/product.aspx?product_id=22572443)》可作为电子信息类本科生的电子线路(Ⅱ)即高频电子线路课程的教材,也可供相关工程技术人员参考。
2021/7/13 14:11:26 9.09MB 射频 通信 电路 微波
1
共 128 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡