附件是数字PLL的MATLAB仿真源码,能够仿真BPSK、QPSK的DPLL附件是数字PLL的MATLAB仿真源码,能够仿真BPSK、QPSK的DPLL
2023/2/7 18:34:35 1KB DPLL
1
数字锁相环,用于使用红色火龙果锁定频率梳固件/软件允许使用此硬件来锁相频率梳。
更一般而言,它与硬件一起提供了一个数字控制盒,该数字控制盒可以支持双通道锁相环,包括输入rf信号的前端IQ检测。
因而,虽然此数字控制盒可用于锁相其他系统,但下面的讨论假定用户正在操作频率梳。
入门从“发布部分”()下载所需的文件:可以访问PythonGUI的完整源代码存储库;
b。
红火龙果的SD卡映像(red_pitaya_dpll_2017-05-31.zip)阅读并遵循“RedPitayaDPLL.pdf的说明和操作手册”文件。
软件版本所需的Python发行版是WinPython-64bit-3.7.2()。
FPGAVivado项目在Vivado2015.4中进行了编译,但是仅使用该软件就不需要安装Vivado。
附加信息可以从NIST数字控制箱的说明手册中获得更多信
2022/9/25 14:13:48 16.35MB Python
1
第1章是简短的引言,介绍锁相环领域的情况。
第2章安排涉及混合信号锁相环的理论,设计和混合信号PLL的应用。
讨论了不同类型的鉴相器(线性的和数字的),具有电荷泵输出的鉴频鉴相器、环路滤波器(无源和有源)以及压控振荡器。
给出了典型混合信号锁相环的应用,例如重定时和时钟恢复,控制马达速度等。
因为频率综合器是DPLL数字锁相环最重要的应用之一,所以单立第3章深入讨论数字锁相环频率综合器。
因为相位抖动和寄生边带是频率综合器最烦人的现象,我们给出了不同的解决这些问题的方法,即抗齿隙式电路和高阶环路滤波器。
此外,还分析了整数N和分数N两类综合器并说明后者可以非常快地捕获锁定,其特点是在跳频(扩频)应用中具有很大的好处;
最新一代的移动电话中,扩频技术将越来越重要。
接着说明了简单的频率综合器可以单环实现,而高功能系统中必须使用多环结构。
2022/9/4 5:00:44 18.04MB 锁相环设计
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡