bs模式下的网上商城,用的是oracle数据库,只需在oracle中建立shopping用户,密码three然后把表数据导入就行,其中有一个网上商城.sql把里面的序列和存储过程触发器在oracle中生成就能用了,注册需要联网,因为有邮箱验证,密码是加密的
2023/6/13 21:11:11 11.5MB jsp oracle
1
完整的myeclipse2014工程。
数据库有触发器,存储过程.希望对你有帮助!界面美观。
2023/6/2 8:29:04 3.22MB 课程设计
1
2.2.1能够存储一定数量的教室信息,并方便有效的进行相应的教室如何分配和管理,这主要包括:  1)教室信息的录入、删除及修改。
  2)教室的空闲时间2.2.2能够对一定数量的班级、教师进行相应的信息存储与管理,这其中包括: 1)班级信息的登记、删除及修改。
2)教师信息的增加、删除及修改。
 3)班级和教师资料的查询。
能够提供一定的安全机制,提供数据信息授权访问,防止随意删改、查询。
对查询的结果能够列表显示。
2.3安全性和完整性要求2.3.1安全性要求系统安全性要求体现在数据库安全性、信息安全性和系统平台的安全性等方面。
安全性先通过视图机制,不同的用户只能访问系统授权的视图,这样可提供系统数据一定程度上的安全性,再通过分配权限、设置权限级别来区别对待不同操作者对数据库的操作来提高数据库的安全性;
系统平台的安全性体现在操作系统的安全性、计算机系统的安全性和网络体系的安全性等方面。
2.3.2完整性要求系统完整性要求系统中数据的正确性以及相容性。
可通过建立主、外键,使用check约束,或者通过使用触发器和级联更新。
1
java做的前台,是交给老师的课程设计,功能很强大,但是技术有欠缺,用来当课程设计完全够了,数据库中包含触发器,存储过程,视图,索引,完整性约束等。
2023/5/16 10:18:10 12.79MB java 数据库 课程设计 选课系统
1
教师练习体系数据库方案,其中搜罗了教师练习体系的表,触发器以及视图另有存储进程的实现
2023/5/14 20:35:40 241KB 数据库,学生实习
1
数据库SQL备份以及复原,数据库资料,MSSQLSERVER数据库置疑后规复步骤MSSQL中若何用SQL消除了齐全表的数据,SQL优化,配置配备枚举SQL内存,行使触发器实现标识列络续,收拾过大的日志文件
2023/5/11 8:20:31 8.23MB SQL SERVER
1
用JK触发器方案一个3位轮回码计数器.已经对于电路图举行仿真,收缩为文件里搜罗仿真波形图
2023/5/2 19:11:42 242KB 数电实验 Quartus II
1
基于QuartusII的FPGA/CPLD方案作者:李洪伟袁斯华第1章可编程器件及EDA货物概述1.1可编程器件及其特色1.1.1CPLD1.1.2FPGA1.2EDA本领翰介及开拓软件1.2.1EDA本领1.2.2开拓软件1.3小结第2章QuartusII软件简介2.1QuartusII概述2.2方案软件2.3QuartusII体系特色总览2.4QuartusII体系配置配备枚举与装置2.5QuartusII集成货物及其底子成果2.6小结第3章QuartusII方案指南3.1QuartusII软件的使用概述3.2建树QuartusII工程3.3多种方案输入方式3.3.1文本编纂——ALDL、VHDL,VerilogHDL3.3.2图形方案输入3.4建树文本编纂文件3.5方案综合3.6引脚调配3.7仿真验证3.8时序阐发3.8.1时序阐发底子参数3.8.2指按时序申请3.8.3实现时序阐发3.8.4查验时序阐发下场3.9编程以及配置配备枚举3.10SignalTapII逻辑阐发仪的使用3.10.1在方案中建树SignalTapII逻辑阐发仪3.10.2行使MegaWizardPlug—InManager建树SignalTapII逻辑阐发仪3.10.3SignalT印II逻辑阐发仪的器件编程3.10.4查验SignalTapII采样数据3.11实例一个带清零以及计数使能成果的模可变计数器方案第4章硬件描摹语言(HDL)简介4.1HDL阻滞4.2多少种具备代表性的HDL语言4.2.1VHDL4.2.2VerilogHDL4.2.3Superlog4.2.4SystemC4.3种种HDL语言的体系结谈判方案方式4.3.1SystemC4.3.2Supeflog4.3.3Verilog以及VHDL在各方面的比力4.4目前可取的可行策略以及方式4.5未来阻滞以及本领倾向4.6国内阻滞的策略遴选4.7特色4.8VHDL方案流程4.9小结第5章VHDL法度圭表标准的底子结构5.1实体5.2结构体及其子结构描摹5.2.1结构体5.2.2VHDL子结构描摹5.3库与包群集及配置配备枚举5.3.1库(Library)5.3.2包群集(Package)5.3.3配置配备枚举(Configuration)5.4小结第6章用QuartusII方案罕用电路6.1组合逻辑电路方案6.1.1用VHDL描摹的译码器6.1.2用VHDL描摹的编码器6.1.3乘法器6.2时序逻辑电路方案6.2.1D触发器(DFF)6.2.2寄存器以及锁存器6.2.3分频器6.3存储器方案6.3.1ROM只读存储器6.3.2随机存储器RAM6.3.3FIFO6.4有限外形机6.4.1有限外形机的描摹6.4.2外形机的使用方案举例——空调抑制体系有限外形6.5基于QuartusII的其余方案示例6.5.1双向数据总线——行使三态门结构6.5.2锁相环路(PLL)6.6小结第7章基于QuartusII的数字电路体系方案7.1实例一按键去发抖方案7.2实例二单片机以及FPGA接口逻辑方案7.3实例三交通抑制灯7.3.1方案申请7.3.2方案阐发7.3.3方案模块7.4实例四数字秒表的方案7.4.1方案申请(秒表的成果描摹)7.4.2模块成果松散7.4.3方案实现、仿真波形以及阐发7.4.4秒表展现模块7.5实例五闹钟体系的方案7.5.1闹钟体系的方案申请及方案思绪1.5.2闹钟体系的译码器的方案7.5.3闹钟体系的移位寄存器的方案7.5.4闹钟体系的闹钟寄存器以及功夫计数器的方案7.5.5闹钟体系的展现驱动器的方案7.5.6闹钟体系的分频器的方案7.5.7闹钟体系的部份组装7.6实例六数字密码锁方案7.6.1方案申请7.6.2输入、输入端口描摹7.6.3模块松散7.6.4方案VHDL源法度圭表标准7.7实例七数字出租车计费器方案7.7.1方案阐发7.7.2顶层方案7.7.3成果子模块方案7.8实例八IIC总线通讯接口7.8.1方案阐发7.8.2VHDL方案源法度圭表标准7.8.3时序仿真下场及阐发第8章MC8051单片机方案8.1MC8051单片电机路方案概述8.1.1首要方案特色8.1.28051总体结谈判方案文件阐发8.1.3各个模块阐发8.2MC8051法度圭表标准包8.3MC8051内核的方案8.4按时计数器模块8.5串口模块8.6抑制模块8.7算术逻辑模块8.8小结附录
2023/4/30 20:14:32 14.95MB Quartus FPGA CPLD
1
方案一个付与数字电路实现,对于时,分,秒.数字展现的计时装置,周期为24小时,展现满刻度为23时59分59秒,并具备校时成果以及报时成果的数字电子钟。
电路首要付与中规模集成电路.本体系的方案电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码展现电路模块、整电报时模块、校时模块等部份组成。
付与电池作电源,付与低功耗的芯片及液晶展现器,暴发器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器付与同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74LS32及扬声器组成。
1
脉冲计数型鉴频器是行使计过零点脉冲数目的方式实现的,所以叫做脉冲计数式鉴频器。
它是将调频波变更为重复频率便是调频波频率的等幅等宽脉冲序列,再经低通滤波器掏出直流平均份量。
调频信号经限幅加到组成级举行零点组成,这可付与施密特电路,组成级组成级给出幅度至关,宽度不合的脉冲信号去触发一级单稳态触发器,这里是用正脉冲沿触发,在触发脉冲的传染下,单稳电路暴发等幅等宽的脉冲序列。
2023/4/20 11:22:20 120KB Multis 脉冲计数型鉴
1
共 161 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡