本实例是使用verilogHDL语言来进行16位cpu设计。
2024/11/30 14:53:25 430KB verilog cpu
1
针对数字基带传输系统中HDB3信号的特点,采用基于FPGA的VerilogHDL语言,实现HDB3数字基带信号的编码器设计,共有插V、插B、单双极性变换模块,最终能在FPGA实现。
2024/10/8 5:35:12 322KB hdb3编码
1
Veriloghdl语言编写的32位除法器,使用状态机,实现有符号和无符号
2024/8/24 1:11:12 3KB 除法器
1
BasedonverilogHDLlanguage4-bitbinarymultiplierdesign,itsfunctionisfastandreliabletoachievebinarymultiplicationoperation.
2024/8/10 3:49:52 439B verilog 二进制乘法器
1
简单的流水线CPU,报告原始设计图,VerilogHDL语言的代码,已经Quartus工程项目设计文档等等
2024/7/13 1:55:48 27.58MB 流水线CPU 代码
1
使用VerilogHDL语言开发的简易十进制计算器。
输入为4*4矩阵键盘,输出为数码管,可进行一位十进制加减乘除运算。
FPGA芯片为CycloneIIEP2C8C208。
使用时管脚分配应根据实际硬件情况重新编订。
1
想要学习VerilogHDL语言的人们可以先看看这7个例子源码,也可以借用,方便学习!十分实用!
1.12MB Verilog
1
这是一个简单的8位CPU设计,基于verilogHDL语言,在一个模版上进行修改得到的版本,适合于初学者学习使用
2024/5/3 4:08:25 494KB verilog 中断 嵌套 子程序调用
1
适合新手学习verilogHDL语言。
并附有testbench文件,共新手学习使用。
适合新手学习verilogHDL语言。
并附有testbench文件,共新手学习使用。
2024/3/25 9:41:33 2KB testbench+ve HDL 16位乘法器
1
一个VerilogHDL语言实现的MIPS指令系统多周期CPU,内附源代码,设计图及详细设计文档,以及运行结果截图。
2024/3/13 13:05:47 11.85MB VerilogHDL MIPS指令系统 多周期 CPU设计
1
共 27 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡