《VHDL实用教程》(潘松王国栋编著).zip(4.6MB)ASICVHDLBasic.pdf(6.38MB)vhdl40个程序.zip(47.01KB)VHDL_design_techniques_for_flex_devices.ppt(497KB)vhdl100个例子.zip(342.4KB)vhdl-beginner.ppt(717.5KB)vhdlcoder.zip(47.41KB)VHDL经典教程.pdf(371.78KB)VHDL数字控制系统设计范例(经典).rar(6.29MB)VHDL数字控制系统设计范例(经典).zip(6.3MB)VHDL学习(哈工大ppt).pdf(620.74KB)VHDL硬件描述语言.ppt(226KB)VHDL-硬件描述语言.ppt(829KB)VHDL硬件描述语言基础.ppt(185.5KB)VHDL硬件描述语言与数字逻辑电路设计(西电版).rar(6.01MB)VHDL与数字电路设计.pdf(6.87MB)VHDL语法入门.ppt(133.5KB)VHDL语言介绍与设计实例.doc(197KB)数字电路EDA入门-VHDL程序实例集.PDF(3.08MB)台湾国家晶元设计中心VHDL内部培训资料(CIC).zip(2.86MB)ExamplesofVHDLDescriptions.pdf(278KB)TheVHDLGoldenReferenceGuide.pdf(255.8KB)VHDLProgrammingbyExample.4th.Ed.pdf(2.3MB)VHDLReferenceManual.pdf(1.06MB)VHDL编程基础.ppt(2.26MB)VHDL培训教程.PPT(670KB)VHDL与数字电路设计.ppt(3.22MB)VHDL语言详解.pdf(1.2MB)
2025/8/10 4:11:34 47.18MB VHDL培训教材
1
EDA课程设计——基于VHDL的FIR滤波器的源代码。
里面有详尽的程序分析,很容易看懂的
1
EDA大作业数字钟设计EDA大作业数字钟设计EDA大作业数字钟设计EDA大作业数字钟设计
2025/8/2 15:35:07 80KB eda 数字钟
1
20世纪90年代以后,通信容量及频率不断提高,无线产品应用环境日益复杂,传统的设计方法已经不能满足射频电路和系统设计的要求。
随着3G/4G的广泛应用,5G也初现端倪,这些复杂和高容量通信系统和射频硬件的设计不得不依赖各种EDA软件实现。
在射频电路行业,甚至是信号完整性领域,首推的仿真软件是AgilentADS。
安捷伦ADS软件可应用于国防/航空电子、雷达、卫星通信系统设计,以及移动通信系统设计、高速电路、信号完整性设计、射频和微波电路设计、天线设计、LTCC器件及RX/TX封装模块设计。
作为微波、射频电路和芯片设计、电路板设计和信号完整性设计的一流平台,安捷伦EEsof系列软件得到业界厂商的广泛支持,推出了多种针对该软件的元件库、模型库和设计套件(DesignKit),为用户进行更为准确的设计仿真。
另外,从广大工程师择业的角度讲,选择主流的射频仿真设计软件不仅为产品设计大大提高成功率,而且可以提高自身的技能和行业竞争力。
现在各大公司招聘要求射频工程师必须会使用ADS等软件进行射频电路设计。
2025/7/19 15:42:51 217.52MB 射频电路
1
EDA版图设计实例cadence分享
2025/7/18 0:02:45 3.1MB 版图 实例 eda
1
EDA期末大作业,1011序列检测器、流水灯、出租车自动计费器、电子密码锁、电话显示计费器、数字钟、交通灯、智能抢答器、食品热量健康秤。
其中有(1)后缀的可以在实体机上运行
2025/7/14 11:41:43 14.65MB EDA c 大作业 10个程序
1
该项目利用了基于springboot+vue+mysql的开发模式框架实现的课设系统,包括了项目的源码资源、sql文件、相关指引文档等等。
【项目资源】:包含前端、后端、移动开发、操作系统、人工智能、物联网、信息化管理、数据库、硬件开发、大数据、课程资源、音视频、网站开发等各种技术项目的源码。
包括STM32、ESP8266、PHP、QT、Linux、iOS、C++、Java、python、web、C#、EDA、proteus、RTOS等项目的源码。
【技术】Java、Python、Node.js、SpringBoot、Django、Express、MySQL、PostgreSQL、MongoDB、React、Angular、Vue、Bootstrap、Material-UI、Redis、Docker、Kubernetes
2025/7/4 14:19:59 4.46MB Java springboot mysql vue
1
设计一个简单计算器,输入为8位二进制数,分别用两位数码管显示,输出的计算结果为16位二进制数,并用四位数码管显示,能够实现+、-、*、/四种运算,其中除法的结果显示分为商和余数两部分,分别用两位数码管显示。
为了完成要求的效果显示,我先设计了一个简单的四则运算器,为了使其结果能清楚的看到,所以计算器模块和一个7段数码管模块连接。
实验要求,输入分别用两位数码管显示,输出用四位数码管显示,所以用一个3—8译码器和数码管连接,通过开关控制,形成动态显示。
从左向右,依次是第一位数码管显示a的高四位,第二位数码管显示a的低四位;
第三位数码管显示b的高四位,第四位数码管显示b的低四位;
第五位数码管到第八位数码管显示输出的结果。
通过改变时钟,使其看起来像同时显示在数码管上。
2025/6/29 21:56:56 512KB 简易计算器
1
《Signaltap使用手册》深度解析与应用指南在当今高速发展的电子设计自动化(EDA)领域,Altera公司推出的SignalTapII逻辑分析器为工程师们提供了一种强大的调试工具,帮助他们在无需额外I/O引脚的情况下,实时监测FPGA内部信号的状态。
本文将基于《Signaltap使用手册》的核心内容,深入探讨SignalTapII的功能特性、工作原理及其在设计流程中的应用策略。
###设计调试利器:SignalTapII逻辑分析器SignalTapII是Altera为其QuartusII软件包量身定制的一款功能强大的逻辑分析工具。
它能够捕捉并存储FPGA内部节点或I/O引脚状态的数据,无需外部设备介入或修改设计文件,即可实现对内部信号状态的精准监测。
这种非侵入式的监测方式极大地提高了设计调试的效率与准确性。
###设计流程概览####设计流使用SignalTapII逻辑分析器SignalTapII的设计流主要包括配置分析器、定义触发条件、编译设计、编程FPGA以及读取和分析数据等步骤。
整个过程紧密相连,旨在确保用户能够顺利地从设计阶段过渡到调试阶段,最终获取到有价值的信号数据。
####SignalTapII逻辑分析器任务流在具体操作层面,SignalTapII的任务流涵盖了信号选择、触发条件设置、采样率调整、数据存储及数据分析等环节。
用户可以通过QuartusII界面直观地进行这些操作,使得信号分析工作变得更加高效且便捷。
###配置SignalTapII逻辑分析器配置SignalTapII时,首先需要确定所需监控的信号列表,接着设置相应的触发条件,最后根据设计需求调整采样率。
这一系列操作均需在QuartusII环境中完成,确保了设计的一致性和完整性。
###定义触发条件触发条件是SignalTapII逻辑分析的关键环节之一。
通过定义特定的信号组合或事件,可以精准捕获感兴趣的信号状态变化。
这不仅有助于提高数据采集的针对性,同时也为后续的问题定位提供了有力支持。
###编译设计在完成了SignalTapII的配置后,接下来便是将设计进行编译。
这一过程会将所有的配置信息嵌入到FPGA的设计文件中,确保在硬件运行时能够正确地执行信号捕捉任务。
###总结SignalTapII逻辑分析器作为AlteraQuartusII软件的重要组成部分,其在设计调试方面的贡献不容小觑。
通过提供一套完整的工作流程,它不仅简化了FPGA内部信号的监测过程,还大幅提升了问题诊断的效率。
对于从事FPGA设计与开发的工程师而言,熟练掌握SignalTapII的使用方法,无疑将大大增强其在项目实施中的竞争力。
以上仅为《Signaltap使用手册》部分内容的概述,更多详细的操作指导与案例分析,请参考官方文档或相关技术论坛,以获得更加全面和深入的理解。
2025/6/26 22:19:44 1.19MB signaltap
1
eda课程实验与总结
2025/6/11 19:56:47 162B eda
1
共 193 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡