《AVR单片机与CPLD_FPGA综合应用入门》的电子版,方便大家学习AVR和CPLD
2024/12/16 0:03:14 5.48MB AVR cpld
1
河洛ALL-11AUSB万能式编程器/烧写器利用灵活的PINdriver,得到精确的波形,从而实现极速编程、过流保护及芯片反插检测和机器自检功能,采用USB接口连接台式机或笔记本电脑,延用ALL-11P3的可靠技术,使得ALL-11A的性能更为卓越。
性能特点:※超过15000种器件烧录,且在持续升级中,覆盖EPROM,EEPROM,SerialPRM,FLASH,PLD/CPLD/FPGA,MPU/MCU等,支持各种封装形式:DIP,SDIP,SOP,SSOP,TSOP,PLCC,QFP,BGA,QFN,MLF,MLP等等。
※是IC支持最多的编程器,也是被最多IC厂商认可的编程器。
※可完成标准逻辑器件的逻辑功能测试,可自动识别标准逻辑器件型号。
※使用适配座可烧录8pin到300pin以上的各种封装IC
2024/11/1 12:06:58 18.94MB ALL-11
1
LPC2214参考设计硬件PROTEL原理图+封装库,软件例程,器件技术手册,资料提供RPOTEL版原理图及PCB器件封装,pcb网表已经导出,与原理图一致,并未布局布线(项目中PCB为4层板,PCB版图不于提供)系统主要硬件包括1、ARM处理器选用LPC2214芯片,外部晶体时钟为12MHZ,ARMJTAG调试端口。
2、ALTERAMAX2系列CPLD芯片EPM240T100C53、系统电源输入为DC5V,电流要求大于2A,通过电源转换芯片LM1117分别输出3.3V,2.5V,1.8V的电源给系统;
复位电路采用按键及74HC14芯片给系统提供硬复位信号。
4、提供UAR
1
oduleGPS ( //////////////////// ClockInput //////////////////// CLOCK_24, // 24MHz CLOCK_27, // 27MHz CLOCK_50, // 50MHz EXT_CLOCK, // ExternalClock //////////////////// PushButton //////////////////// KEY, // Pushbutton[3:0] //////////////////// DPDTSwitch //////////////////// SW, // ToggleSwitch[9:0] //////////////////// 7-SEGDispaly //////////////////// HEX0, // SevenSegmentDigit0 HEX1, // SevenSegmentDigit1 HEX2, // SevenSegmentDigit2 HEX3, // SevenSegmentDigit3 //////////////////////// LED //////////////////////// LEDG, // LEDGreen[7:0] LEDR, // LEDRed[9:0] //////////////////////// UART //////////////////////// UART_TXD, // UARTTransmitter UART_RXD, // UARTReceiver ///////////////////// SDRAMInterface //////////////// DRAM_DQ, // SDRAMDatabus16Bits DRAM_ADDR, // SDRAMAddressbus12Bits DRAM_LDQM, // SDRAMLow-byteDataMask DRAM_UDQM, // SDRAMHigh-byteDataMask DRAM_WE_N, // SDRAMWriteEnable DRAM_CAS_N, // SDRAMColumnAddressStrobe DRAM_RAS_N, // SDRAMRowAddressStrobe DRAM_CS_N, // SDRAMChipSelect DRAM_BA_0, // SDRAMBankAddress0 DRAM_BA_1, // SDRAMBankAddress0 DRAM_CLK, // SDRAMClock DRAM_CKE, // SDRAMClockEnable //////////////////// FlashInterface //////////////// FL_DQ, // FLASHDatabus8Bits FL_ADDR, // FLASHAddressbus22Bits FL_WE_N, // FLASHWriteEnable FL_RST_N, // FLASHReset FL_OE_N, // FLASHOutputEnable FL_CE_N, // FLASHChipEnable //////////////////// SRAMInterface //////////////// SRAM_DQ, // SRAMDatabus16Bits SRAM_ADDR, // SRAMAddressbus18Bits SRAM_UB_N, // SRAMHigh-byteDataMask SRAM_LB_N, // SRAMLow-byteDataMask SRAM_WE_N, // SRAMWriteEnable SRAM_CE_N, // SRAMChipEnable SRAM_OE_N, // SRAMOutputEnable //////////////////// SD_CardInterface //////////////// SD_DAT, // SDCardData SD_DAT3, // SDCardData3 SD_CMD, // SDCardCommandSignal SD_CLK, // SDCardClock //////////////////// USBJTAGlink //////////////////// TDI, //CPLD->FPGA(datain) TCK, //CPLD->FPGA(clk) TCS, //CPLD->FPGA(CS) TDO, //FPGA->CPLD(dataout) //////////////////// I2C //////////////////////////// I2C_SDAT, // I2CData I2C_SCLK, // I2CClock //////////////////// PS2 //////////////////////////// PS2_DAT, // PS2Data PS2_CLK, // PS2Clock //////////////////// VGA //////////////////////////// VGA_HS, // VGAH_SYNC
2024/10/16 5:07:29 906B GPS FPGA
1
设计的综合性环境,也是适合SOPC的最全面的设计环境。
它拥有现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)设计...本文以QuartusII4.0为设计平台,以FPGA为核心,设计了一个具体数字系统即带计时器功能的秒表系统
2024/8/31 21:10:14 137KB quartus ii 秒表
1
本矩阵键盘扫描接口实验是基于VHDL语言的可编程逻辑器件的设计,使用的芯片为FPGA或CPLD,软件为Quartusii
2024/7/24 20:43:03 1.51MB 矩阵键盘扫描接口 FPGA VHDL语言
1
TMS320F2812例子程序,DSP2812学习板原理图,F2812开发板板上的CPLD源代码,DSP2812M_examples
2024/7/22 19:07:47 32.25MB DSP TMS320F2812
1
Xilinx.CPLD源码参考设计.7z
2024/6/29 19:37:29 4.76MB Xilinx.CPLD源码参考设
1
CPLD的DS,复杂可编程逻辑器件
2024/6/11 15:28:31 838KB 复杂可编程逻辑器件
1
用CPLD实现单片机与ISA总线接口的并行通信,电路结构简单、体积小,1片CPLD芯片足够,并且控制方便,实时性强,通信效率高。
本设计方法已成功地应用于作者开发的各种数据采集系统中,用作单片机与PC104之间的并行数据通信,效果非常理想。
2024/6/6 0:54:01 145KB CPLD 单片机 ISA总线 并行通信
1
共 62 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡