基于Verilog语言,用FPGA设计实现一种QPSK调制系统,生成一个5级m序列作为输入信号进行测试,为输入信号进行测试,并在Chipscope中观察各信号波形,分析该系统的正确性。
2024/9/24 16:42:06 343KB QPSK FPGA Verilog 数字电路
1
根据xilinx官方demo生成的ISE工程文件,包含最终生成bit文件。
并插入ila核使用chipscope抓包。
详细的说明文档详见我的博客:http://www.cnblogs.com/yuzeren48/
2024/5/17 19:56:22 8.94MB xapp1052 BMD Chipscope ISE
1
Xilinx官方教程,如何使用ChipScope在线逻辑分析仪,讲解了ICON、ILA、VIO核的使用方法,使用的是Verilog语言。
在这个链接中使用VHDL语言将其进行了实现:http://blog.csdn.net/sundonga/article/details/42044007
2023/10/17 3:43:31 236KB xilinx chipscope
1
FPGA应用技术基础教程-刘岚-pdf-494页写的真的很详细,对新手是很有用的讲义(494页)下载后就可以不用买书看了,可以省去¥35.0元http://www.hxedu.com.cn/hxedu/bookDetail?bid=G0087020若是想要ppt档,可以参考以下的网址FPGA应用技术基础教程-刘岚-9ppthttp://download.csdn.net/source/226054101-FPGA概述02-FPGA设计基础03-FPGA开发平台04-仿真与设计工具安装05-ISE应用基础实验06-ChipScope应用基础实验07-SOPC基础实验08-数字电路功能与实现09-设计举例
2023/9/27 11:30:51 8.49MB ppt fpga
1
ChipScope使用示例.7z
2023/8/24 18:38:41 664KB ChipScope使用示例.7z
1
参考现有的Xilinx_FPGA之Chipscope使用步骤改编基于ISE14.7编译器,并个人做了相关正文
2023/3/20 4:07:27 1.24MB FPGA  ISE14.7 chipscope
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡