2011年全国大学生电子设计竞赛E题“简易数字信号传输性能分析仪”fpga的控制代码,verilog编写;
包括了M序列及同步时钟的提取等所有程序。
2024/11/5 1:46:23 117KB fpga
1
quatus完整FSK调制程序工程文件,在MATLAB和MODELSIM上仿真通过,文件包括MATLAB代码,FPGA代码和测试代码。
可以直接在QUATUS打开使用。
2024/10/23 2:20:11 5.55MB FPGA FSK
1
该代码为编者改进的一个四层楼电梯使用的代码,包含上楼下楼以及电梯门的开关情况。
注释详细。
适合Verilog初学者阅读。
警告:可参考,勿剽窃!
2024/8/14 19:15:08 972KB Verilog 电梯 代码 FPGA
1
本设计是基于VHDL语言实现的。
可以实现以下6项功能:1.每层电梯入口处设有上下请求开关,电梯内设有供用户使用的到达层数开关;
2.可显示电梯当前所处位置和上/下行及开/关门状态;
3.电梯到达有停靠站请求的楼层后,电梯门自动打开,开门指示灯亮;
开门6秒后,电梯门自动关闭、开门指示灯灭,然后电梯继续运行;
4.能记忆电梯内外所有的请求信号,并按照电梯运行的规则次第响应,即电梯上升时只能响应高层的呼唤的请求,下降时只响应低层的呼唤请求;
5.当没有请求信号时,电梯停在一楼;
6.有超载提示,当电梯内部超过规定的人数或重量后,电梯自动报警,提示电梯已经超载。
内含FPGA代码和PCB原理图。
2024/6/29 16:34:36 4.53MB FPGA 毕业设计 原理图 代码
1
基于FPGA的奇偶校验码,低密度奇偶校验码 (LDPC)是一种特殊的具有稀疏的奇偶校验矩阵的线性纠错码。
本课题从理论和硬件实现两方面对LDPC码进行讨论研究,最后完成LDPC码的编码设计。
它的直接编码运算量较大,通常具有码长的二次方复杂度.为此,利用有效的校验矩阵 ,来降低编码的复杂度 ,同时研究利用大规模集成电路实现LDPC码的编码,在QuartusⅡ开发平台上,应用VHDL语言实现了有效的编码过程,为LDPC码的硬件实现和实际应用提供依据。
2024/4/2 21:50:14 15KB FPGA代码
1
2017年电子设计大赛E题,基于LMS算法的自适应滤波器,使用xilinx芯片编写。
仿真成功!只是仿真成功,没有下板调试,做自适应的可以作为参考
2024/3/31 5:55:49 1.53MB 自适应滤波器 LMS FPGA
1
AX7325_CDFPGA代码part4,由于资源较大,分为4个部分,属于高端FPGA代码。
2023/10/11 2:29:02 186.56MB FPGA
1
实现指纹图像的归一化功能,能很好地实现!主要是计算图像整体均值,方差,最后实现归一化
2023/9/14 1:09:52 10KB 指纹 归一化
1
用Verilog语言写的,贪吃蛇程序。



视频接口使用VGA
2023/7/28 17:39:11 70.03MB FPGA
1
正点原子FPGA代码
2023/7/2 4:58:11 105.46MB FPGA 正点原子
1
共 14 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡