河洛ALL-11AUSB万能式编程器/烧写器利用灵活的PINdriver,得到精确的波形,从而实现极速编程、过流保护及芯片反插检测和机器自检功能,采用USB接口连接台式机或笔记本电脑,延用ALL-11P3的可靠技术,使得ALL-11A的性能更为卓越。
性能特点:※超过15000种器件烧录,且在持续升级中,覆盖EPROM,EEPROM,SerialPRM,FLASH,PLD/CPLD/FPGA,MPU/MCU等,支持各种封装形式:DIP,SDIP,SOP,SSOP,TSOP,PLCC,QFP,BGA,QFN,MLF,MLP等等。
※是IC支持最多的编程器,也是被最多IC厂商认可的编程器。
※可完成标准逻辑器件的逻辑功能测试,可自动识别标准逻辑器件型号。
※使用适配座可烧录8pin到300pin以上的各种封装IC
2024/11/1 12:06:58 18.94MB ALL-11
1
oduleGPS ( //////////////////// ClockInput //////////////////// CLOCK_24, // 24MHz CLOCK_27, // 27MHz CLOCK_50, // 50MHz EXT_CLOCK, // ExternalClock //////////////////// PushButton //////////////////// KEY, // Pushbutton[3:0] //////////////////// DPDTSwitch //////////////////// SW, // ToggleSwitch[9:0] //////////////////// 7-SEGDispaly //////////////////// HEX0, // SevenSegmentDigit0 HEX1, // SevenSegmentDigit1 HEX2, // SevenSegmentDigit2 HEX3, // SevenSegmentDigit3 //////////////////////// LED //////////////////////// LEDG, // LEDGreen[7:0] LEDR, // LEDRed[9:0] //////////////////////// UART //////////////////////// UART_TXD, // UARTTransmitter UART_RXD, // UARTReceiver ///////////////////// SDRAMInterface //////////////// DRAM_DQ, // SDRAMDatabus16Bits DRAM_ADDR, // SDRAMAddressbus12Bits DRAM_LDQM, // SDRAMLow-byteDataMask DRAM_UDQM, // SDRAMHigh-byteDataMask DRAM_WE_N, // SDRAMWriteEnable DRAM_CAS_N, // SDRAMColumnAddressStrobe DRAM_RAS_N, // SDRAMRowAddressStrobe DRAM_CS_N, // SDRAMChipSelect DRAM_BA_0, // SDRAMBankAddress0 DRAM_BA_1, // SDRAMBankAddress0 DRAM_CLK, // SDRAMClock DRAM_CKE, // SDRAMClockEnable //////////////////// FlashInterface //////////////// FL_DQ, // FLASHDatabus8Bits FL_ADDR, // FLASHAddressbus22Bits FL_WE_N, // FLASHWriteEnable FL_RST_N, // FLASHReset FL_OE_N, // FLASHOutputEnable FL_CE_N, // FLASHChipEnable //////////////////// SRAMInterface //////////////// SRAM_DQ, // SRAMDatabus16Bits SRAM_ADDR, // SRAMAddressbus18Bits SRAM_UB_N, // SRAMHigh-byteDataMask SRAM_LB_N, // SRAMLow-byteDataMask SRAM_WE_N, // SRAMWriteEnable SRAM_CE_N, // SRAMChipEnable SRAM_OE_N, // SRAMOutputEnable //////////////////// SD_CardInterface //////////////// SD_DAT, // SDCardData SD_DAT3, // SDCardData3 SD_CMD, // SDCardCommandSignal SD_CLK, // SDCardClock //////////////////// USBJTAGlink //////////////////// TDI, //CPLD->FPGA(datain) TCK, //CPLD->FPGA(clk) TCS, //CPLD->FPGA(CS) TDO, //FPGA->CPLD(dataout) //////////////////// I2C //////////////////////////// I2C_SDAT, // I2CData I2C_SCLK, // I2CClock //////////////////// PS2 //////////////////////////// PS2_DAT, // PS2Data PS2_CLK, // PS2Clock //////////////////// VGA //////////////////////////// VGA_HS, // VGAH_SYNC
2024/10/16 5:07:29 906B GPS FPGA
1
一个较为适合初学者(CPLD\FPGA)的VHDL语言程序
2024/2/22 17:27:44 267KB V HDL
1
学习CPLD/FPGA动手能力很重要,自己设计一个开发板,搭建一个平台,为以后学习CPLD有很大帮助。
很不容易找到完整的电路图,与大家一起分享!!
2023/6/29 12:06:01 67KB cpld 开发板 电路图
1
数字电路与EDA实际教程,20世纪90年月,国内上电子以及盘算机本领较先进的国度,络续在自动探究新的电子电路方案方式,并在方案方式、货物等方面举行了残缺的变更,患上到了庞大告成。
在电子本领方案规模,可编程逻辑器件(如CPLD、FPGA)的使用,已经患上到普及的普及,这些器件为数字体系的方案带来了极大的敏捷性。
这些器件能够经由软件编程而对于其硬件结谈判责任方式举行重构,从而使患上硬件的方案能够彷佛软件方案那样便捷快捷。
这齐全极大地窜改了传统的数字体系方案方式、方案进程以及方案不雅点,增长了EDA本领的快捷阻滞。
2023/3/27 8:33:19 3.26MB EDA
1
Max+plusII(或写成Maxplus2,或MP2)是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需通晓器件内部的复杂结构。
设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。
其设计速度非常快。
2022/9/5 16:44:26 16.52MB maxplus2
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡