实验目的】1. 掌握CPU的设计步骤2. 学会芯片的运用及其功能【实验环境】Maxplus2环境下实现非常简单CPU数据通路的设计【实验内容】可选以下实验之一:1、绘制“非常简单CPU”数据通路(MAX+PLUSII环境)数据通路2、绘制移位-相加乘法电路(MAX+PLUSII环境)3、绘制MIPS处理器数据通路(“画笔”或Powerpoint或手工)实验辅助材料对上述三个实验,分别提供以下辅助材料:1、“非常简单CPU”数据通路,给出步骤和指导,见后。
2、乘法电路,给出实验原理图(MAX+PLUSII的gdf文件,但不完整或有错误)。
3、MIPS处理器,给出数据通路的图片文件。
附:绘制“非常简单CPU”数据通路步骤及指导非常简单CPU的寄存器:一个8位累加器AC,一个6位的地址寄存器AR,一个6位的程序计数器PC,一个8位的数据寄存器DR,一个2位的指令寄存器IR。
其数据通路详见教材P。
2024/3/30 4:14:19 146KB maxplus 实验报告 非常简单CPU设计
1
maxplus2免安装版,解压后就可以用
2023/10/24 1:32:27 34.85MB maxplus2
1
本资源是自带MaxPlusⅡ学生练习版本安装包,您也可自行下载Full版本。
本资源自带破解版License,简单易用!!!Windows全平台可用哦,License安全无效,欢迎下载!!!
2017/7/13 1:20:41 50.33MB MaxPlusⅡ; 数字逻辑
1
Max+plusII(或写成Maxplus2,或MP2)是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需通晓器件内部的复杂结构。
设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。
其设计速度非常快。
2022/9/5 16:44:26 16.52MB maxplus2
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡