简单的F2812的发出PWM波形的控制程序操作DSP2812的EV产生PWM
2025/5/6 17:48:05 1.34MB DSPF2812 PWM
1
当年费了挺大劲做的,压缩包里面有原理图、PCB、实验报告和Mutislim仿真文件。
下载后可以直接拿来用。
1
对于给定的直流稳压电源,配合其它电路元件:1)设计一个波形发生器,可同时输出正弦波、方波、三角波三种波形。
2)输出波形频率为1.5kHZ,输出电压Vout=+—5V(阻抗匹配为600Ω)3)能实现数字控制波形切换
2025/4/25 1:55:32 336KB tl084 波形发生器 计数器 数控
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
在Proteus8.6下,基于8086,使用8255+DAC0832模拟波形发生器,实现多种波形的输出演示:使用开关选择,依次可输出锯齿波,三角波,方波,脉冲波,梯形波。
2025/4/21 21:39:49 28KB Proteus 8086 8255 DAC0832
1
基于AT89C51单片机的多功能函数信号发生器设计,可以产生不同波形,也可对同种波形的频率进变换,是一篇毕业论文具体源程序可以找我
2025/4/19 4:47:42 4.17MB 单片机 信号发生器
1
光伏电池模型,基于Matlab的simulink仿真模型,最大功率跟踪模型,能够很好地跟踪波形,实现最大功率的跟踪,具有一定的现实意义,并且能够很好地实现,是有价值的波形。
2025/4/18 19:44:03 26KB 光伏 最大功率跟踪
1
课设报告肌电信号处理设计一个梳妆滤波器,用于滤除肌电采集信号中的50Hz工频及其谐波干扰,分析所涉及滤波器的频响,比较滤波前后的时域波形和频谱特性。
肌电信号的采样频率为1000Hz。
2025/4/17 2:32:43 148KB 课程设报告
1
qt将1000个数据画波形,曲线滤波,波峰面积,并对曲线进行平滑显示,平滑以后通过算法将其两个波峰面积求出来。
1
七分频quartus实现verilog,附有仿真波形。
2025/4/10 0:56:48 1.05MB 七分频 quartus实现 verilog
1
共 822 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡