基于S3C2410的实时时钟设计,完整的论文。
2024/9/4 18:32:02 389KB 实时时钟
1
该资源为硬件设计图纸,内有完整的AltiumDesigner(13.0)工程、原理图、PCB和主控引脚资源分配。
主要由WiFi无线通讯电路、时钟电路(内置备用电源)、主控最小系统电路、供电电路、OLED显示电路、按键电路等组成,主控芯片为STM32F103C8T6、WiFi模块为ESP-12F、OLED显示屏为裸屏开发、时钟芯片为PCF8563。
2024/7/30 15:40:23 10.66MB 硬件设计 WiFi 网络授时 天气更新
1
带有完整汇编语言程序及程序流程图,电路设计有八位数字显示,显示时分秒,具有加一减一按键来设定时间,蜂鸣器具有整点报时功能,主控芯片为AT89S52
2024/6/30 17:52:06 715KB 数字时钟设计
1
原理图制图规范、电路设计规范、逻辑器件应用规范、时钟设计规范、保护器件应用规范、。





很完善。
1
电子时钟设计——调用系统时间,并将调用的用二进制表示的时间数转换成ASCII码,并将时间数存入内存区,用显示字符串的形式显示出来。
其间可以获取键盘的按键值,以ESC键退出系统返回DOS。
添加功能有按下Ctrl键之后返回菜单,菜单有查看系统日期,查看系统时间,以及设置系统时间的功能。
(内含实验报告以及代码)
2024/5/19 17:29:39 76KB 汇编语言
1
有计时,跑表,闹钟,调整时间四大功能,功能完善,消逗也不错,
2024/3/5 6:10:01 1009KB verilog 数字时钟
1
基于FPGA的电子时钟设计,具有调时、整点报时等功能。
用简单的计数和进位的功能实现、用6位数码管显示。
2024/3/4 12:12:33 287KB FPGA 时钟 Verilo
1
用VHDL语言设计数字时钟,完整代码,加说明,详细介绍了时钟设计,通俗易懂
2024/2/4 9:50:26 6KB VHDL
1
利用时钟IP核设计用户时钟,vivado仿真工程,可直接应用于实际开发中。
2024/1/22 7:19:03 263KB FPGA时钟设计 Vivado仿真
1
单片机电子时钟设计,DOC文档,对应的程序源码在http://download.csdn.net/detail/cxp2205455256/8183217
2023/11/25 23:52:31 982KB 51单片机 设计报告 万年历 LCD
1
共 27 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡