基于QuartusII的FPGA/CPLD数字系统设计实例中图法分类号:TP332.1/684周润景,图雅,张丽敏编著电子工业出版社第1章AlteraQuartusII开发流程1.1 QuartusII软件综述1.2 设计输入1.3 约束输入1.4 综合1.5 布局布线1.6 仿真1.7 编程与配置第2章 AlteraQuartusII的使用2.1 原理图和图表模块编辑2.2 文本编辑2.3 混合编辑(自底向上)2.4 混合编辑(自顶向下)第3章 门电路设计范例3.1 与非门电路3.2 或非门电路3.3 异或门电路3.4 三态门电路3.5 单向总线缓冲器3.6 双向总线缓冲器第4章 组合逻辑电路设计范例4.1 编码器4.2 译码器4.3 数据选择器4.4 数据分配器4.5 数值比较器4.6 加法器4.7 减法器第5章 触发器设计范例第6章 时序逻辑电路设计范例第7章 存储器设计范例第8章 数字系统设计范例第9章 可参数化宏模块及IP核的使用第10章 DSPBuilder设计范例第11章 基于FPGA的射频热疗系统的设计第12章 基于FPGA的直流电动机伺服系统的设计附录A 可编程数字开发系统简介参考文献
2025/6/3 1:49:08 12.76MB Quartus FPGA 设计实例
1
本文件撰写了二输入与非门的电路的网表,介绍了HSPICE的一些主要描述电路的语句。
用这些语句对电路模拟的标题,电路的连接方式即拓扑信息,构成电路的元件、器件、电源等的属性、参数、模型、所加的注释、电路模拟结束等进行描述。
2025/5/31 2:30:24 434B .sp hspice 电路网表
1
教你怎么使用multisim做数电的仿真实验,mlitisim7,multisim8,multisim10都适用。
2025/3/3 16:23:58 2.01MB multisim 数电仿真 数电 与非门
1
一百个例子的VHDL语言例代码,含有2选1多路选择器程序,n输入与非门的实体描述等等
2025/2/23 16:26:09 6.89MB mux21 mux41 halfadder
1
"数字电子技术答案"数字电子技术答案是指数字电子技术中的一些基础知识点的答案,包括数字逻辑、数字电路、半导体三极管、逻辑门、TTL逻辑门、COMS逻辑器件等。
1.数字逻辑:数字逻辑是指数字电子技术中对数字信号的处理和操作,包括数字信号的表示、数字逻辑运算、数字逻辑门电路等。
*数字信号的表示:数字信号可以用二进制、八进制、十六进制等方式表示。
*数字逻辑运算:数字逻辑运算包括与运算、或运算、非运算等,用于实现数字信号的逻辑操作。
*数字逻辑门电路:数字逻辑门电路是指用来实现数字逻辑运算的电路,包括与门、或门、非门等。
2.数字电路:数字电路是指数字电子技术中使用的电路,包括半导体三极管、逻辑门电路、TTL逻辑门电路、COMS逻辑器件等。
*半导体三极管:半导体三极管是指数字电路中使用的三极管,主要工作在截止区和饱和区。
*逻辑门电路:逻辑门电路是指数字电路中用来实现逻辑运算的电路,包括与门、或门、非门等。
*TTL逻辑门电路:TTL逻辑门电路是指一种常用的数字逻辑门电路,具有高速度、低功耗等特点。
*COMS逻辑器件:COMS逻辑器件是指一种低功耗、高速度的数字逻辑器件,具有结构简单、制造费用低等特点。
3.半导体三极管:半导体三极管是指数字电路中使用的三极管,主要工作在截止区和饱和区。
4.逻辑门电路:逻辑门电路是指数字电路中用来实现逻辑运算的电路,包括与门、或门、非门等。
5.TTL逻辑门电路:TTL逻辑门电路是指一种常用的数字逻辑门电路,具有高速度、低功耗等特点。
6.COMS逻辑器件:COMS逻辑器件是指一种低功耗、高速度的数字逻辑器件,具有结构简单、制造费用低等特点。
7.数字电子技术应用:数字电子技术有广泛的应用,包括计算机、通信、自动控制等领域。
8.数字电子技术发展:数字电子技术正在不断发展,新的技术和产品不断涌现,例如ArtificialIntelligence、InternetofThings等。
数字电子技术答案涵盖了数字逻辑、数字电路、半导体三极管、逻辑门电路、TTL逻辑门电路、COMS逻辑器件等知识点,旨在帮助读者更好地理解数字电子技术的基础知识。
2024/12/2 19:53:04 171KB
1
计算机硬件课程设计,用与门、非门等逻辑门集成电路设计一个4位运算器,输入、输出、功能选择模块划分清晰,并具有5种基本功能,其中一种为算术运算功能A加B、其余4种为逻辑运算功能,分别为A与B、A或B、A异或B和A同或B,输入使用DIP开关、输出使用LED灯显示,并且能用数码显示器显示出数值。
2024/10/24 6:46:24 64KB 计算机硬件 4位ALU EWB
1
车尾灯控制电路是生活中常见的电路,在日常生活中有着广泛的应用。
本设计首先利用NE555定时器接成多谐振荡电路,实现产生0.5s-1HZ脉冲信号。
然后利用74LS74D触发器、74LS32或门和74LS04非门构成三进制计数器,由NE555定时器产生的脉冲信号作为D触发器的时钟信号,实现三进制计数器功能,接下来通过74LS138译码器与开关控制电路(四个开关与相应的与门、非门和与非门),实现汽车尾灯与汽车行驶状态的对应。
经测试,系统达到实验设计的要求,具有电路稳定、不易受外界干扰、耗费器材少、功能全面、容易实现四种不同的状态的优点。
2024/8/30 7:43:37 3.14MB 数字电路
1
1.2实验内容:搭建与非门、或非门和反相器并仿真搭建主从JK触发器并仿真,说明工作原理。
搭建二-四或者四-十译码器并仿真1.3实验方法:本课程设计过使用虚拟机中Cadence软件以及LTspice
2024/6/5 12:47:41 1.29MB 广工 ic 数字集成电路 课程设计
1
最全的模电数电multisim仿真电路实例,只要1积分,包含1-5-1a二极管仿真电路.ms91-5-2稳压管仿真电路.ms91-5-3BJT仿真电路.ms91-5-4aMOSFET仿真电路.ms910-10-1a单相桥式整流电路.ms710-10-2a桥式整流电容滤波电路.ms710-10-3硅稳压管稳压电路.ms710-10-4串联型直流稳压电路.ms710-10-5a三端集成稳压器-a.ms710-10-5b三端集成稳压器-b.ms710_循环计数器.ms92-9-1a单管共射放大电路.ms92-9-1b单管共射放大电路直流通路.ms92-9-2工作点稳定电路.ms92-9-3a共集电极放大电路.ms92-9-4a共基极放大电路.ms92-9-5a共源极放大电路.ms93-5-1aRC高通电路.ms93-5-2aRC耦合单管共射放大电路.ms93D运算放大器应用.ms93D运算放大器应用.ms9(Securitycopy)4-5-1aOTL乙类互补对称电路.ms94-5-2aOTL甲乙类互补对称电路.ms94-5-3a复合管OCL甲乙类互补对称电路.ms94.ms9(Securitycopy)5-7-1长尾式差分放大电路.ms75-7-2恒流源式差分放大电路.ms75.ms9555Astable.ms9555Astable.ms9(Securitycopy)555单稳触发器.ms9555单稳触发器.ms9(Securitycopy)555振荡器(占空比可调).ms9555振荡器(占空比可调).ms9(Securitycopy)6-6-1电流串联负反馈电路.ms76-6-2电压并联负反馈电路.ms76-6-3电压串联负反馈电路.ms76.ms97-7-1a反相比例电路.ms77-7-1b同相比例电路.ms77-7-1c差分比例电路.ms77-7-2三运放数据放大器.ms77-7-3求和电路.ms77-7-4a积分电路.ms774LS194移位寄存器.ms974LS194移位寄存器.ms9(Securitycopy)74LS47译码器.ms974LS47译码器.ms9(Securitycopy)74LS90七进制计数电路.ms974LS90六十进制计数器.ms974LS90六十进制计数器.ms9(Securitycopy)74LS90六进制计数电路.ms974LS90十进制电路.ms974LS90测试电路.ms98-3-1a二阶低通滤波器.ms78-3-2a带通滤波器.ms78-3-3a单限比较器.ms78-3-4a滞回比较器.ms78-3-5a双限比较器.ms78-3-6a集成单限比较器.ms79-6-1aRC串并联网络振荡电路.ms79-6-2a矩形波发生电路.ms79-6-3三角波发生电路.ms7A-5-13aIV分析仪测二极管.ms7A-5-14aIV分析仪测BJT.ms7A-5-15aIV分析仪测FET.ms7A-5-7阻容耦合单管共射放大电路.ms7AC-DC变换器.ms9ADC实例.ms9ADC实例.ms9(Securitycopy)BTL功放.ms9BTL功放.ms9(Securitycopy)D触发器的研究.ms9IDAC测试电路.ms9J-K触发器的研究.ms9LIST.TXTOCL功放.ms9OCL功放.ms9(Securitycopy)OC门应用实验.ms9OC门应用实验.ms9(Securitycopy)OC门测试(74LS22).ms9R-S触发器的研究.ms9RC一阶电路.ms10RF放大器(频谱分析仪).ms9RF放大器(频谱分析仪).ms9(Securitycopy)RF放大器.ms9RF放大器.ms9(Securitycopy)RF放大器(网络分析仪).ms9RF放大器(网络分析仪).ms9(Securitycopy)VCVS.ms9VCVS.ms9(Securitycopy)VDAC原理图.ms9VDAC原理图.ms9(Securitycopy)三态R-S触发器(4043).ms9三态缓冲器测试.ms9三态缓冲器组合电路.ms9三态门应用.ms9三极管的开关特性研究(3D).ms9三极管的高频特性分析.ms9三端稳压源.ms9三角波发生器.ms9三角波发生器.ms9(Securitycopy)三通道总加器实验.ms9三通道总加器实验.ms9(Securitycopy)与非门搭接的逻辑电路.ms9与非门测试
2023/9/27 15:37:35 20.11MB multisim
1
用组合逻辑实现的时钟电路,里面图像清晰,而且绝对原创,用6个数码管,以及6个74S160D实现,输入信号:I0--I7,是通过74LS148产生输出,而输出是反码,需要经过一级反相器(非门),最终得到ABC,而输入信号I8、I9运行在74LS148之外,因此当其.输入信号:I0--I7,是通过74LS148产生输出,而输出是反码,需要经过一级反相器(非门),最终得到ABC,而输入信号I8、I9运行在74LS148之外,因此当其.
2023/8/1 13:56:14 188KB 组合逻辑 时钟
1
共 17 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡