EP4CE22F17C8CYCLONEIVEFPGA开发板ALTIUM设计原理图+PCB+封装文件+FPGA源码,采用4层板设计,板子大小为118x90mm,双面规划布线..主要器件为FPGAEP4CE22F17C8,W5200,网口_HR911105A,HY57V561620,WM8731,音频输入输出接口,TF卡座等。
AltiumDesigner设计的工程文件,包括完整的原理图、PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
1
本代码是一个完整的QuartusII工程,采用流水线的方式进行fft,代码中有详细的注释,编译通过,但是没有验证是否正确。
供大家参考学习。
2023/2/8 13:45:30 3.47MB FPGA FFT
1
FPGA实现UART串口通信资料,不只有基于QuratusII的源代码,还有一篇WORD文档的详细说明,并附有串口调试助手。
学习RS232串口通信,真的比较全了。
2023/2/7 13:07:09 218KB FPGA URAT 串口通信
1
为本人2012年下学期的EDA大作业,含设计文档和源代码。
所设计的系统在网上很难找到(当时我就没找到,特别是源码),二本系统又具有一定的实用性,只需在ROM中存储不同的歌曲编码,即可播放不同的乐曲。
文章详细介绍了“具有自动乐曲演奏功能的电子琴”的FPGA设计原理与方法,使用了ROM存储音符和节拍,矩阵键盘控制整个系统。
源码注释清楚,容易理解。
欢迎访问我的博客:http://blog.csdn.net/enjoyyl
2023/2/7 11:42:36 4.7MB VHDL 自动乐曲演奏 电子琴
1
是黑金出的关于cordic算法的教程,浅显易懂,对入门FPGA数字信号处理很有协助
2023/2/6 13:11:27 10.98MB FPGA
1
篮球倒计时工程说明本项目包含2个按键和4位数码管显示,要求共同实现一个篮球24秒的倒计时,并具有暂停和重新计数复位的功能。
案例补充说明与单片机等实现模式相比,FPGA倒计时系统大大简化,整体功能和可靠性得到提高。
在篮球24秒倒计时的模块架构设计方面,只需要一级架构下的BCD译码模块、倒计时模块和数码管显示模块,即可实现24秒倒计时功能。
2023/2/5 23:30:14 58KB FPGA倒计时
1
采用altera的芯片,使用7针4线SPI接口OLED模块,利用纯Verilog言语控制OLED实现实时动态数据显示。
根据工程中的引脚约束正确连接好接线,可以直接使用工程。
2023/2/5 0:09:19 12.78MB OLED FPGA
1
电子技术基础课程设计报告,verilog编写的计算器程序,在FPGA上完成
2023/2/4 20:17:54 415KB 课程设计报告
1
本设计要求实现用VHDL语言设计交通灯,掌握利用FPGA的系统层次化设计实现实现多功能设计。
设计要求能够通过仿真和硬件测试,其中实现交通灯的点亮和形态的切换,以及时间的倒计时显示。
2023/2/4 6:10:31 530KB FPGE VHDL TrafficLight
1
ALINX406原理图,含fpga开发板黑金4代全部接线图和信号完好性设计,是您学习fpga的利器
2023/1/30 20:33:12 124KB ALINX406 原理图
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡