51单片机闹钟法度圭表标准,keli情景,搜罗功夫转动,日期转动及更正,秒表,按时器,音乐闹钟,整点报时等成果
2023/5/3 16:15:30 25KB 单片机闹钟
1
QT实例(盘算器,画图,闹钟,秒表,倒计时,截屏),下载后保障能运行
2023/5/3 16:15:03 42KB QT实例
1
基于QuartusII的FPGA/CPLD方案作者:李洪伟袁斯华第1章可编程器件及EDA货物概述1.1可编程器件及其特色1.1.1CPLD1.1.2FPGA1.2EDA本领翰介及开拓软件1.2.1EDA本领1.2.2开拓软件1.3小结第2章QuartusII软件简介2.1QuartusII概述2.2方案软件2.3QuartusII体系特色总览2.4QuartusII体系配置配备枚举与装置2.5QuartusII集成货物及其底子成果2.6小结第3章QuartusII方案指南3.1QuartusII软件的使用概述3.2建树QuartusII工程3.3多种方案输入方式3.3.1文本编纂——ALDL、VHDL,VerilogHDL3.3.2图形方案输入3.4建树文本编纂文件3.5方案综合3.6引脚调配3.7仿真验证3.8时序阐发3.8.1时序阐发底子参数3.8.2指按时序申请3.8.3实现时序阐发3.8.4查验时序阐发下场3.9编程以及配置配备枚举3.10SignalTapII逻辑阐发仪的使用3.10.1在方案中建树SignalTapII逻辑阐发仪3.10.2行使MegaWizardPlug—InManager建树SignalTapII逻辑阐发仪3.10.3SignalT印II逻辑阐发仪的器件编程3.10.4查验SignalTapII采样数据3.11实例一个带清零以及计数使能成果的模可变计数器方案第4章硬件描摹语言(HDL)简介4.1HDL阻滞4.2多少种具备代表性的HDL语言4.2.1VHDL4.2.2VerilogHDL4.2.3Superlog4.2.4SystemC4.3种种HDL语言的体系结谈判方案方式4.3.1SystemC4.3.2Supeflog4.3.3Verilog以及VHDL在各方面的比力4.4目前可取的可行策略以及方式4.5未来阻滞以及本领倾向4.6国内阻滞的策略遴选4.7特色4.8VHDL方案流程4.9小结第5章VHDL法度圭表标准的底子结构5.1实体5.2结构体及其子结构描摹5.2.1结构体5.2.2VHDL子结构描摹5.3库与包群集及配置配备枚举5.3.1库(Library)5.3.2包群集(Package)5.3.3配置配备枚举(Configuration)5.4小结第6章用QuartusII方案罕用电路6.1组合逻辑电路方案6.1.1用VHDL描摹的译码器6.1.2用VHDL描摹的编码器6.1.3乘法器6.2时序逻辑电路方案6.2.1D触发器(DFF)6.2.2寄存器以及锁存器6.2.3分频器6.3存储器方案6.3.1ROM只读存储器6.3.2随机存储器RAM6.3.3FIFO6.4有限外形机6.4.1有限外形机的描摹6.4.2外形机的使用方案举例——空调抑制体系有限外形6.5基于QuartusII的其余方案示例6.5.1双向数据总线——行使三态门结构6.5.2锁相环路(PLL)6.6小结第7章基于QuartusII的数字电路体系方案7.1实例一按键去发抖方案7.2实例二单片机以及FPGA接口逻辑方案7.3实例三交通抑制灯7.3.1方案申请7.3.2方案阐发7.3.3方案模块7.4实例四数字秒表的方案7.4.1方案申请(秒表的成果描摹)7.4.2模块成果松散7.4.3方案实现、仿真波形以及阐发7.4.4秒表展现模块7.5实例五闹钟体系的方案7.5.1闹钟体系的方案申请及方案思绪1.5.2闹钟体系的译码器的方案7.5.3闹钟体系的移位寄存器的方案7.5.4闹钟体系的闹钟寄存器以及功夫计数器的方案7.5.5闹钟体系的展现驱动器的方案7.5.6闹钟体系的分频器的方案7.5.7闹钟体系的部份组装7.6实例六数字密码锁方案7.6.1方案申请7.6.2输入、输入端口描摹7.6.3模块松散7.6.4方案VHDL源法度圭表标准7.7实例七数字出租车计费器方案7.7.1方案阐发7.7.2顶层方案7.7.3成果子模块方案7.8实例八IIC总线通讯接口7.8.1方案阐发7.8.2VHDL方案源法度圭表标准7.8.3时序仿真下场及阐发第8章MC8051单片机方案8.1MC8051单片电机路方案概述8.1.1首要方案特色8.1.28051总体结谈判方案文件阐发8.1.3各个模块阐发8.2MC8051法度圭表标准包8.3MC8051内核的方案8.4按时计数器模块8.5串口模块8.6抑制模块8.7算术逻辑模块8.8小结附录
2023/4/30 20:14:32 14.95MB Quartus FPGA CPLD
1
这是一款多成果闹钟App,界面简洁清洁,此App有闹钟,时钟,计时器,秒表四项成果。
一,闹钟可举行削减多少组闹钟,实现约莫的响铃闹钟揭示,长按已经定闹钟能够删除了闹钟;
二,时钟实现展现此手机体系功夫;
三,计时器实现倒计时成果,经由按钮末了,停止以及重置倒计时操作;
四,秒表能够经由末了,停止,复位以及重置按钮实现秒表计时成果。
2023/4/28 11:47:39 34.17MB SharedPreference Chronometer计时器 秒表 时钟
1
1)秒表由6位七段LED展现器展现,其中两位展现“min”,四位展现“s”,展现分说率为0.01s;
2)计时最大值为99min59.99s;
3)计时倾向不患上逾越0.01s;
4)具备清零、启动计时、停息计时及络续计时等抑制成果;
5)抑制操作按键不患上逾越2个。
2023/4/27 21:34:11 361KB 电子秒表
1
电子秒表微机原理课程方案电子秒表微机原理课程方案有硬件图流程图概述…………………………………………………………1一 方案内容与申请………………………………………1二 方案脑子………………………………………………1三 方案所用芯片及责任原理……………………………1四 体系连线图……………………………………………3五 连线图阐发……………………………………………六 法度圭表标准流程图……………………………………………5七 法度圭表标准源代码……………………………………………7八 方案进程中碰着的下场及处置方式……………………九 方案心患上
2023/4/23 0:21:38 162B 电子秒表 微机原理课程设计
1
方案一个电子秒表,申请实现末了计时、停止计时及其计时复位等成果,计时功夫准确到毫秒,抑制方式自行方案。
此方案使用了两种方式实现,分别是延时、中断实现秒表proteus仿真的实现。
1
不光搜罗普通秒表的“停息”、“复位”成果,另外带有按时成果、报警成果、初始功夫记实成果。
必需使用labview8.2以上版本才气掀开。
1
在QuartusII软件平台的底子上,基于VHDL语言及图形输入,付与FPGA方案了一款数字秒表,同时,给出了数字秒表体系方案方案及各个成果模块的方案原理。
经由对于体系举行编译、仿真,并下载到Cyclone系列EP2C5Q208C8器件中举行测试,下场评释,本方案能实现计时展现、启停、复位及计时溢出报警成果。
2023/4/8 8:39:56 210KB FPGA
1
种别 货物、配置配备枚举称谓 单元 城镇小学 村落子小学 备注 24个班以上 13-23个班 12个班如下 18个班以上 13-17个班 12个班如下  一类必配  接力棒   根  24  18  10  18  12  6    一类必配  跳高架   付  4  4  2  3  2  2    一类必配  栏架   付  20  16  10  18  12  6 可起落,最低40cm 一类必配  秒表   块  6  4  2  3  2  1    一类必配  小沙包   只  60  40  40  40  20  20
2023/4/2 1:15:24 241KB 小学体育器材设施配备目录
1
共 121 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡