.net简单任务调度平台,用于.netdll,exe的任务的挂载,任务的隔离,调度执行,访问权限控制,监控,管理,日志,错误预警,性能分析等。
1)平台基于quartz.net进行任务调度功能开发,采用C#代码编写,支持corn表达式和第三方自定义的corn表达式扩展。
2)架构以插件形式开发,具有良好的功能扩展性,稳定性,简单性,便于第三方开发人员进一步进行功能扩展。
3)支持多节点集群,便于集群服务器的资源有效分配,任务的相互隔离。
4)支持邮件形式的错误预警,便于运维及时处理任务异常等。
开源项目地址:http://git.oschina.net/chejiangyi/Dyd.BaseService.TaskManager/
2025/4/25 21:41:13 71.55MB .net 简单任务调度 C# 分布式集群
1
STM32CubeMX开发stm32f103rbt6,并在keil4编写下调通CAN功能代码,亲测有效:可以完成CAN总线收发功能。
使用HAL库版本STM32CubeFW_F1V1.6.0。
2025/4/25 12:54:29 6.01MB stm32 f103rbt6 CAN
1
TerminalOne-Python用于MediaMathAPI的Python库。
该库包含用于处理T1API和管理实体的类。
它是为Python2.7和>=3.3编写的。
通过将模块捆绑在一起,可以与Python3兼容。
可在[<><>]{}__上获得API文档。
安装在虚拟环境中使用pip进行安装很简单:$pipinstallTerminalOne或者,将存储库的最新标签下载为tarball或zip文件,然后运行:$pythonsetup.pyinstall执行和管理API服务对象classterminalone.T1(用户名=None,密码=None,api_key=None,client_secret=None,auth_method=None,session_id=None,
2025/4/25 10:47:27 143KB sdk ignore-list Python
1
很多人都对匈牙利算法很头疼,由其是一些参加数学的同学。
这里是我用MATLAB编写的一个匈牙利算法求解灾情巡视问题的程序,希望能够榜上数学建模中的同学们。
2025/4/25 5:56:58 3KB TSP 灾情巡视问题 MATLAB
1
这是一个用Java编写的苹果机小游戏的完整代码
2025/4/25 1:14:37 5KB Java 代码
1
1vc6.0编写2读写2张bmp图片,并且可以进行模板匹配3使用到的算法有MAD算法,NCC算法,快速匹配算法,特征匹配算法4仅用于学习
2025/4/24 12:16:14 1.1MB 图像 模板匹配 mad算法等
1
这是一个用Java语言编写的绘图工具,里面用到了单例模式,桥接模式,建造者模式,命令模式,策略模式以及装饰模式,实现的功能有对三角形矩形圆形的绘制,装饰,大小的改变和调整,主要是学习各种模式的使用。
2025/4/24 8:22:32 107KB 设计模式
1
数据结构课程设计,学生成绩管理系统,版本:0.1,具有特性:具有一定的权限管理系统,不需要安装数据库,使用txt文本文件存储数据,使用Java语言编写链表进行对数据处理,拥有增,删,查,改,显示,排序等多种功能,通过编写的Jsp页面进行链表类的调用。
页面较为美观,有验证码验证机制,对于输入的非法数据有检查能力。
2025/4/24 6:25:18 1.94MB 数据结构 课程设计 成绩管理
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
CRC4-ITUX4+X+1CRC5-EPCX4+X3+1CRC5-ITUX5+X4+X2+1CRC5-USBX5+X2+1CRC6-ITUX5+X2+1CRC7-MMCX7+X3+1CRC8X8+X2+X+1CRC8-ITUX8+X2+X+1CRC8-ROCHX8+X2+X+1CRC8-MAXIMX8+X5+X4+1CRC16-IBMX16+X15+X2+1CRC16-MAXIMX16+X15+X2+1CRC16-USBX16+X15+X2+1CRC16-MODBUSX16+X15+X2+1CRC16-CCITTX16+X12+X5+1CRC16-CCITT-FALSEX16+X12+X5+1CRC16-X25X16+X12+X5+1CRC16-XMODEMX16+X12+X5+1CRC16-DNPX16+X13+X12+X11+X10+X8+X6+X5+X2+1CRC32X32+X26+X23+X22+X16+X12+X11+X10+X8+X7+X5+X4+X2+X+1CRC32-MPEG-2X32+X26+X23+X22+X16+X12+X11+X10+X8+X7+X5+X4+X2+X+1
2025/4/23 13:21:42 1.96MB CRC校验
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡