提供AX7101和7102官方DDR3读写测试仿真例程实验指点,内含代码,包括IP核配置,管脚约束文件等,讲解详细,已下板测试成功,适合DDR3初学者了解和深入学习。
2019/10/3 12:44:30 89.07MB DDR3  读写测试 仿真例程 ddr3
1
altera官方的SDRAM控制器源代码,具有很高的适用参考价值,同时可以学习规范的IP核设计。
2018/3/12 21:46:21 2.22MB SDRAM verilog VHDL Altera
1
altera官方的SDRAM控制器源代码,具有很高的适用参考价值,同时可以学习规范的IP核设计。
2016/5/25 19:21:23 2.22MB SDRAM verilog VHDL Altera
1
引见AXI_Quad_spi的Ip核的建立及使用方法,以及对IP核的配置说明
2016/6/25 22:06:17 2.12MB FPGA
1
摄像头的硬件函数(IP核).7z
2018/6/19 1:17:41 335KB 摄像头的硬件函数(IP核).7z
1
自己阅读XILINX FFT IP核整理的中文文档快速傅里叶变换v9.0IP核指南——Vivado设计套件引见:XilinxFFTIP核是一种计算DFT的有效方式。
特点:•前向变换(FFT)和反向变换(IFFT)在复数空间,并且可以在运行的同时进行选择配置•变换点数范围:N=2^m,m=3~16•数据精度范围:b_x=8~34•相位精度范围:b_w=8~34•算术处理方式:不放缩(全精度)定点放缩定点块浮点•输入数据定点数类型和浮点数类型•舍入或者截尾•数据和相位存储:块RAM和分布式RAM•运行时可配置变换点数•放缩定点时放缩方案在运行时可实时配置•输出数据顺序:自然顺序和比特或字节反转顺序•数字通信系统应用中插入CP选项•四种传输方式:流水线基四突发型基二突发型简化基二突发型•输入输出都由AXI4-Stream协议控制•丰富的状态接口(eventsignals)•可选择实时和非实时模式•优化选项:复数乘法器模式蝶形运算结构•多通道同时进行变换运算:通道数范围1~12
2019/9/10 14:34:52 57KB FFT IP核
1
quartusII超等license完全破解版Ip核可以下载
2016/5/24 3:51:35 131KB 超级 license quartusII
1
用ModelSim完成了Altera乘法器IP核的仿真,有利于初学者学习
2020/9/13 17:12:12 12.15MB Altera 乘法器 IP核 Modelsim
1
三本书:(1)XilinxFPGA使用进阶通用IP核详解和设计(2)XilinxFPGA权威设计指南(3)vivado从此开始
2017/4/18 14:02:26 45.32MB fpga
1
Verilog利用IP核完成定点转浮点运算,quartus直接调用ip,内附有modulesim仿真测试模块,testbench文件和仿真波形
2015/4/26 22:40:25 3.12MB Verilog IP核
1
共 83 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡