用FPGA编写,信号四路复用,基带信号的复接和分接,用VHDL实现,仿真完成波形
2024/10/11 5:26:50 270KB FPGA
1
基于FPGA的数字图像处理完整源码,一些自己搜集到的教程和源码
2024/10/9 14:28:32 79KB fpga 图像处理
1
针对数字基带传输系统中HDB3信号的特点,采用基于FPGA的VerilogHDL语言,实现HDB3数字基带信号的编码器设计,共有插V、插B、单双极性变换模块,最终能在FPGA实现。
2024/10/8 5:35:12 322KB hdb3编码
1
mBnB码是光纤通信系统中常用的码型之一,本次设计了一种简单实用的5B6B编码方法,并提出了用Altera开发系统的硬件描述语言VHDL实现全数字5B6B编译码电路的设计思想和方法,最后给出了波形仿真结果。
本文给出了针对该编码方法的除数字锁相环之外的一种简单方便的VHDL语言设计方法。
关键词:5B6B码;FPGA;VHDL语言;波形仿真
2024/10/7 8:55:27 512KB 5B6B 码; FPGA; VHDL
1
本代码主要是利用fpga、vhdl语言开发DS1302控制程序。
2024/10/6 22:36:06 19KB DS1302 VHDL
1
DLAU:FPGA上的可扩展深度学习加速器单元
2024/10/6 0:38:55 745KB 研究论文
1
用altera的fpga(cyclone四代)实现的tcp与IP传输。
备注:注释详细
2024/10/3 18:12:34 24.79MB daima
1
基于FPGA的卷积神经网络加速器
2024/10/2 13:47:03 3.11MB 卷积神经网络
1
基于spartan3火龙刀系列FPGA开发板制作的VGA实验例程.7z
2024/10/1 11:20:23 7KB 基于spartan3火龙刀系列F
1
VHDL语言100例详解.跟随例子学习VHDL语言,使您快速掌握FPGA的开发技巧
2024/9/30 21:12:17 6.82MB VHDL FPGA
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡