基于VHDL的vivado2017.4初学者教程对应工程,教程地址https://blog.csdn.net/qq_40033089/article/details/82693492
2025/1/14 0:18:09 464KB VHDL vivado2017.4
1
现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计的难度较大。
2025/1/6 12:33:05 874KB FIR 滤波器; SimuliFIR 滤波器;
1
带有异步置位复位端的上升沿触发的JK触发器
2025/1/4 22:40:33 17KB VHDL 异步 置位
1
倒车雷达实例,每1s产生1个超声波测距模块所需的10us高脉冲激励,并用数码管以16进制数据显示回响信号的高脉冲计数值(以10us为单位),与此同时,蜂鸣器根据障碍物远近,也会相应的发出不同频率的响声。
2025/1/4 4:39:21 5.06MB FPGA VHDL 超声波 数码管
1
简显的vhdl语言讲解,入门级,上手较快
2024/12/28 19:48:22 3.68MB vhdl
1
使用VHDL语言进行直接序列扩频通信系统的仿真,实现信源产生、解扰、交织、直扩、BPSK调制、解调、相关、解交织、解扰、判决等一系列功能。
PS:有同学反映文件损坏,又重新上传了一遍
1
基于quartusII实现的全加器内含实现全加器的VHDL代码、逻辑图(BDF)以及激励波形文件(VWF)。
2024/12/19 16:35:21 316KB quartus II VHDL
1
用VHDL语言编写的I2C程序,可以使用
2024/12/17 0:01:38 14KB VHDL
1
VHDL语言编写的基于基2的并行256,1024深度的FFT源代码
2024/11/24 2:55:56 15KB FFT
1
 设计一台微程序控制的模型计算机1) 拟定指令系统(含机器指令的字长、格式、寻址方式及指令的种类等)2) 设计数据通路,给出模型机中所含的部件及其间的连接,以及信息在数据通路中传送时所需的微命令。
3) 设计微程序的流程图4) 设计微指令5) 编写微程序6) 使用VHDL编码,仿真检测实验的功能是否达到设计要求其中包含完整的课设报告以及源程序。
2024/11/18 3:04:56 817KB 微程控制CPU
1
共 455 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡