DS3070W是Dallas公司最新推出的单片、内含实时时钟的非易失性静态存储器。
该器件内部集成了16MbNVSRAM、非易失性控制器、实时时钟和一个锂锰(ML)可充电电池。
介绍了DS3070W的性能特点及工作原理,给出了它与AT89C51的典型应用电路及子程序。
1
本文描述了一种基于DRFM(数字射频存储器)的简化结构的多普勒信号数字生成方法,该方法通过设定进入DRFM的中频信号频率以及DRFM的采样频率,使其满足1/4奇数倍的关系,从而减少正交解调滤波器的设计,直接得到输入信号的同相分量和正交分量,然后在数字域中进行多普勒频率的复数相乘,得到简化结构的数字多普勒信号生成方法。
本文推导了基于DRFM的数字多普勒信号的生成方法,得到了简化结构的信号处理流程,并给出了该方法的仿真试验结果。
1
浙江大学生仪考研复试用书。
本书以MCS-51系列单片机为基本内容,介绍了微型机的基本概念,阐明了8051机的内核结构、工作原理、面向用户的特性、指令系统、程序设计以及常用外围芯片;
叙述了单片机存储器系统设计、输入输出接口设计、A/D、D/A转换技术和中断系统的设计与应用;
讨论了用户系统软硬件的设计方法;
C51高级语言程序设计等;
最后还介绍了最新的MCS-51系列中独具特色的新型兼容机及其新增特性。
各章均附有习题与思考题。
2024/3/13 5:06:27 33.94MB 51 单片机
1
操作系统实验报告三份,基于天津理工大学,实验1:处理机调度.;
实验2:存储器的分配与回收;
磁盘调度算法的实现
1
使用Altera的DE2开发板附件包含完整工程以及一份设计报告功能如下:在VGA显示器上显示14个钢琴白键以及10个钢琴黑键;
使用PS/2接口的键盘控制VGA显示器上钢琴键的按下;
使用开发板上的4Mflash存储器存储14个白键对应的wav格式的音频文件,并利用NiosII处理器核对键盘输入的数据进行处理,控制音乐的播放。
2024/3/2 16:33:17 7.05MB FPGA 钢琴设计
1
摘要:文章详细介绍了IDT公司生产的新型先进先出异步CMOSFIFO存储寄存器芯片IDT7203的组成结构、功能原理和运行方式,分析了它的字长和字深的扩展方法。
给出了IDT7203芯片在虚拟示波器硬件系统设计中的应用方法。
  关键词:先进先出存储器单片机数据传输IDT7203在某些高速数据传输和实时显示控制领域中,往往需要对数据实现快速存储和发送。
而要实现这种高速数据的传输,则必须对数据进行快速采集、顺序存储和传送,而传统的存储器(如RAM系列)却无法胜任。
IDT72XX系列是IDT公司新推出的先进先出(FIFO)存贮器芯片。
它具有双口输入输出、采集传送速度快和先进先出的特点,能满足高速数据传
2024/2/27 4:12:29 251KB
1
前言本手册描述TMS320C28x32位定点数字信号处理器的中央处理单元及其汇编语言,这些描述适用于以此CPU为核心的那些数字信号处理器,主要内容安排如下:第一章体系结构概览本章主要介绍TMS320C28x系列DSP的T320C2800核,包括存储器映射,存储器与核及片内外围间的借口第二章中央处理单元(CPU)本章介绍CPU的体系结构、寄存器及基本功能。
包括CPU中重要寄存器和状态寄存器ST0和ST1的.标志、控制位的详细描述。
第三章中断与复位本章主要介绍中断及CPU的中断处理,解释复位对CPU的影响,讨论CPU中断服务优先级机制所能完成的自动上下文保护等问题。
.第四章流水线本章讨论指令流水线的状态与操作,使读者初步了解利用保护流水线延迟的方式来提高应用程序效率方法。
第五章寻址方式本章主要介绍利用汇编语言指令访问寄存器、存储器的模式,包括操作码中的有关寻址方式的编码信息。
.第六章汇编语言指令本章提供指令系统的汇总及其详细描述。
部分指令提供了实例。
本章还包括奇地址32位访问的对齐问题。
第七章仿真功能本章主要介绍TMS320C28x的仿真特性TMS320C28x的仿真特性仅需个JTAG口附加两个仿真引脚。
.附录寄存器快速参考
2024/2/26 13:43:53 3.57MB TMS320C28X
1
DigitalIntegratedCircuitsADesignPerspectiveSecondEdition(数字集成电路——电路、系统与设计)2ndedited.pdf英文版全文+练习题+答案本书由美国加州大学伯克利分校JanM.Rabaey教授撰写。
全书共12章,分为三个部分:基本单元、电路设计和系统设计。
本书在对MOS器件和连线的特性做了简要介绍之后,深入分析了数字设计的核心——invertor,combinationalcircuitdesign,sequentialcircuitdesign,..控制器、运算电路以及存储器这些复杂数字电路与系统的设计中。
为了反映数字集成电路设计进入深亚微米领域后正在发生的深刻变化,第二版增加了许多新的内容,并以0.25微米CMOS工艺的实际电路为例,讨论了深亚微米器件效应、电路最优化、互连线建模和优化、信号完整性、时序分析、时钟分配、高性能和低功耗设计、设计验证、芯片测试和可测性设计等主题,着重探讨了深亚微米数字集成电路设计面临的挑战和启示。
2024/2/26 12:35:52 9.93MB 数字电路设计 VLSI
1
硬件参数RTL8367RB+RTL8197FS+RTL8812BRH存储器容量16M
2024/2/17 12:09:09 11.8MB RTL8367RB
1
计算机基本结构(1)冯·诺依曼模型a.计算机硬件由5部分构成(输入设备、输出设备、存储器、运算器、控制器)b.存储程序的思想:系统的运行过程就是按照一定的顺序不断执行存储器中的程序指令的过程(2)存储器的分类a.主存储器即内存,程序中待处理的数据和处
2024/2/16 22:19:36 11.2MB ppt
1
共 215 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡