ParaPIV是一种基于PIVlab的粒子图像测速(PIV)并行处理工具。
它旨在在大规模并行机或多核计算机上无效地处理PIV图像。
由于PIV利用图像相关性来获得速度场,后处理总是很耗时,特别是对于湍流。
得益于MATLAB和现代先进计算机的分布式计算工具箱,ParaPIV能够在几分钟或几秒钟内计算出一万个图像帧。
使用6核inteli7CPUPC,ParaPIV分别比PIVlab1.32和PIVlab1.41快38倍和6.7倍。
要激活并行计算功能,请在MATLAB中打开ParaPIV,单击Analysis->ParallelComputing,然后选择要使用的CPU核数。
单击开始按钮启动并行池并等待几分钟。
并行池启动后,照常点击分析所有帧按钮,图像将在多核上传输和分析。
可以通过任务管理器监控CPU
2020/4/15 10:44:26 9.75MB matlab
1
Modelsimse是一款专业的HDL语言仿真软件,它能提供友好的仿真环境,是业界独一的单内核支持VHDL和Verilog混合仿真的仿真器。
它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
2016/11/14 22:10:26 500.68MB modelsim FPGA仿真
1
内容名称:DDR3(AXI4接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,设计了外部读写模块Verilog代码,并对读写模块进行封装,封装成一个类似BlockRAM/FIFO的黑盒子,以便在实际使用中直接调用外部接口。
本工程将核心参数(比如数据位宽、DDR突发长度、数据量大小等)设置成parameter,便于读者根据本身项目需求进行调整。
本工程经过FPGA上板实测,工程建立与代码实现的原理已在博客主页进行讲解,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2020/1/10 15:45:47 49.71MB fpga ddr VIVADO
1
内容名称:DDR3(APP/Naive接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,读写位宽设置为128比特,并设计了外部读写模块Verilog代码,直接对Xilinx定义的APP接口进行操作。
本工程已经过Testbench测试无误,并已将仿真所需的头文件ddr3_model_parameters.vh和DDR3仿真模块文件ddr3_model.sv添加进工程中,读者下载后能直接进行仿真。
本工程的建立、代码实现原理、仿真测试讲解等已在博客主页文章中进行展现,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2017/11/11 17:56:43 299.4MB fpga ddr VIVADO
1
XilinxSrio详解&IP核使用,还算比较有用的材料,尤其是对IP核接口各个信号的说明很有用,基本值得参考
2019/7/10 3:36:03 2.15MB rapidio
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡