ISE的License适合14.7及以前的版本,适用于常用的IP核
2024/1/23 8:40:04 28KB ISE License
1
利用时钟IP核设计用户时钟,vivado仿真工程,可直接应用于实际开发中。
2024/1/22 7:19:03 263KB FPGA时钟设计 Vivado仿真
1
ZedBoard-自定义IP核实现+PS成功调用【详细步骤+流程介绍+源码
2023/12/24 1:30:36 5.64MB ZedBoard IP核实现
1
本代码实现了读MPU6050三轴6个数据,用其中的GY和AZ、AX结合融合滤波算法,解出X单轴角度,并在黑金开发板的EP4C15F17C8芯片上调试成功,±5°范围内LED灯灭,左右摆动时相应左右灯亮。
顶层模块每隔5ms,发出一个is_read高电平,下面的模块读取一次数据,并计算,更新LED状态。
有关计算都用的ip核,占用资源很大。
代码随笔,希望对小小小小白有所帮助。
压缩包里面有代码.v和doc随笔。
2023/12/23 9:08:19 9.06MB verilog MPU6050
1
Altera的Quartus软件各类IP核的license,适用于FPGA等硬件开发,Quartus16.0亲测可用,已知最全的IP核license。
先看我的博客再决定是否下载,会有惊喜的。
2023/12/13 18:32:07 30KB IP核 license Quartus
1
里面有2个IP,主要为HDMI的编码IP,可以直接添加调用,需要说明一下,是xilinx的开发工具
2023/12/5 8:39:02 379KB HDMI
1
XilinxISE10.1的注册码(SN)亲测可用。
ip核的破解文件及使用说明,亲测可用。
供大家参考。
2023/11/28 9:29:23 17KB xilinx ise10.1 注册码 ip核
1
本书全面讲解了fpga系统设计的背景知识、硬件电路设计,硬件描述语言veriloghdl的基本语法和常用语句,fpga的开发工具软件的使用,基于fpga的软核嵌入式系统,fpga设计的基本原则、技巧、ip核,fpga在接口设计领域的典型应用,fpga+dsp的系统设计与调试,以及数字变焦系统和pci数据采集系统这两个完整的系统设计案例。
本书实例丰富,适合fpga系统设计初学者。
1
在使用赛灵思的浮点数IP的时候,可以根据这个pg060-floating-point.pdf这个文件来配置你的IP核的端口使能。
希望对大家有帮助。
2023/11/22 18:22:04 1.1MB f'f'
1
详细介绍了vivadoFFT9.0版本AXIS总线IP核的使用过程,附测试仿真代码
2023/11/9 17:14:50 792KB fpga vivado fft axis
1
共 80 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡