报道了工作在1341nm的激光二极管(LD)纵向抽运主被动锁模Nd:YAP激光器。
该激光器采用Nd:YAP晶体作为增益介质,可饱和吸收体V3+:YAG作为被动锁模器件,声光调制器作为主动锁模器件。
在抽运能量50mJ,抽运频率10Hz的情况下获得了0.82mJ的脉冲串输出。
该脉冲串的半峰全宽为570ns,每个脉冲间的间隔为7.7ns,共包含约75个脉冲,单脉冲的平均能量为11μJ。
采用电光晶体RbTiOPO4(RTP)作腔倒空,获得了能量为160μJ,脉宽为680ps的单脉冲输出。
采用InGaAs红外探测器测得光斑大小约为1.2mm,激光传播因子M2约为1.5。
2025/4/30 16:43:34 1.82MB 激光器 固体激光 腔倒空 1341
1
激光打靶系统主要包括半导体激光枪、光电探测器和信号处理电路,信号处理过程是整个系统的关键。
激光打靶的打靶过程,由激光枪发射激光脉冲信号,光电靶接收激光脉冲信号,经过系列信号处理过程最终得到打靶的结果。
光电靶由许多块的光电探测器组成,每块不同位置的光电探测器对应不同编号,从打靶的实际情况出发,确定了相应的编号规则。
打靶的成绩由激光所击中的光电探测器的编号来判定。
2025/4/28 12:09:12 2.03MB 报靶器
1
一种永磁同步电机无传感器启动方法,利用短时脉冲定位方法进行转子预定位,从而加速至闭环自同步运行
1
在Proteus8.6下,基于8086,使用8255+DAC0832模拟波形发生器,实现多种波形的输出演示:使用开关选择,依次可输出锯齿波,三角波,方波,脉冲波,梯形波。
2025/4/21 21:39:49 28KB Proteus 8086 8255 DAC0832
1
脉冲编码调制(PCM)实现matlab
2025/4/21 12:35:35 8KB 通信原理
1
旋转编码开关EC11共有5个引脚,上面2个是一个按键(s1,s2),下面三个是编码开关(ACB),通过相位变化来判断顺时针还是逆时针旋转,由编码器产生的脉冲使用TIM的输入捕获去采集A、B,得到方向和转动计数,没有测转速
2025/4/18 8:13:01 2.81MB stm32 ec11 旋转编码器
1
研制了一套人眼安全的全光纤相干多普勒激光测风雷达系统。
系统采用1550nm全光纤单频保偏激光器作为激光发射光源,激光器单脉冲能量0.2mJ,重复频率10kHz,脉冲半高全宽400ns,线宽小于1MHz。
激光雷达接收望远镜和扫描器口径100mm,采用速度方位显示(VAD)扫描模式对不同方位的视线风速进行测量,使用平衡探测器接收回波相干信号,通过1G/s的模拟数字(AD)采集卡对相干探测信号进行采集,在现场可编程门阵列(FPGA)数字信号处理器中进行1024点快速傅里叶变换(FFT)得到不同距离门回波信号功率谱信息。
对于获得的各方位视线风速,研究采用非线性最小二乘法对激光雷达测量的风速剖面矢量进行反演。
激光雷达与风廓线雷达测量的风速进行了对比,两者测量的水平风速,风向和竖直风速相关系数分别为0.988,0.941和0.966。
2025/4/14 18:15:29 2.96MB 遥感 风速 多普勒激 风廓线雷
1
带电极阻抗检测双向恒流脉冲治疗仪的研制带电极阻抗检测双向恒流脉冲治疗仪的研制
2025/4/14 16:16:21 449KB 脉冲
1
单相逆变器Matlab仿真,通过脉冲发生器实现。
效果良好
2025/4/11 11:43:36 26KB 单相 逆变器 Matlab
1
VerilogGoldenReferenceGuide.pdf(270.43KB)VerilogGolden中文版.pdf(511.67KB)VerilogHDL代码描述对状态机综合的研究.doc(74.5KB)Veriloghdl教程135个经典设计实例(王金明).rar(191.15KB)VerilogHDL数字设计与综合.pdf(1.06MB)Verilog电梯控制器设计.doc(106KB)VerilogHDL硬件描述语言(averilogHDLprimer译本)(美)J.Bhasher著徐振林等译.zip(4.55MB)Verilog非阻塞赋值的仿真综合问题.doc(132KB)Verilog脉冲发生器程序.doc(22KB)VerilogHDL综合实用教程.pdf(2.62MB)VerilogHDL的基础知识.pdf(316.61KB)Verilog的键盘源码keypad—有去抖功能.doc(28.5KB)verilog的阻塞和非阻塞赋值.doc(80KB)Verilog交通灯控制器程序.doc(23KB)Verilog黄金参考指南.pdf(511.67KB)Verilog例子代码.zip(8.49KB)Verilog设计代码.zip(367.71KB)Verilog数字系统设计示例.rar(41.25KB)Verilog语言练习与讲解(中文).pdf(432.87KB)Verilog语言练习与讲解(中文补充).pdf(114.08KB)东南大学Verilog讲义.zip(581.83KB)关于verilog综合小结.doc(27KB)华为:VerilogHDL入门教程.pdf(280.97KB)卡内基梅陇大学verilog课程讲义.pdf(294.37KB)可综合的Verilog语法(剑桥大学,影印).pdf(412.39KB)清华微电子所verilog课件.rar(110.82KB)王金明:《VerilogHDL程序设计教程》及相关源码.rar(10.52MB)硬件描述语言Verilog(第四版).pdf(5.45MB)浙大VerilogHDL.zip(7.35MB)
2025/4/8 11:30:36 35.08MB Verilog
1
共 519 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡