基于fpga的dds可调幅调频(1HZ-20M)调相,输入正弦波,方波,锯齿波,三角波
2016/2/22 11:30:53 5.14MB fpga dds 调频 正弦
1
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试经过,欢迎大家下载。
2016/7/2 13:45:39 377KB FPGA niosII
1
该程序是基于FPGA中的NIOSII开发的一个数字电子钟的程序,代码很好,测试经过,欢迎大家下载。
2016/7/2 13:45:39 377KB FPGA niosII
1
用FPGA当主控芯片来采集温度传感器的数据,模块化计划程序,模块之间有详细讲解!
2021/7/17 1:33:39 6.89MB ds18b20
1
完好的基于FPGA的5B6B编译码器的EDA设计程序及仿真原理图,测试结果正确,可做毕业论文使用
2018/3/19 9:34:41 603KB FPGA 5B6B
1
本书围绕Xilinx新一代28nm工艺芯片7系列FPGA,结合Xilinx新一代开发工具Vivado以及针对算法开发的VivadoHLS和SystemGenerator,讲解了数字信号处理中的经典算法在FPGA上的实现方法。
第2版保持了第1版的主题——如何将理论算法转化为工程实现,新增了算法的Matlab代码描述;
添加了部分算法的SystemGenerator模型。
讲解了FPGA实现时的一些细节问题如复位、跨时钟域设计等。
2021/3/18 1:23:17 86.19MB FPGA 数字处理技术
1
基于fpga的ppm位同步verilog代码采用锁相环同步分为4部分,明晰明了,高频时钟为8倍频
2020/6/10 12:04:19 3KB fpga ppm 位同步 verilog
1
基于FPGA的超声波测距零碎,武汉理工大学博士学位论文
2015/11/3 16:54:53 5.63MB FPGA
1
用verilog编写的基于PCF8591的AD采样程序,曾经编译通过,并包含数码管显示模块(0~3.3V),以及将采集到的8位数据通过串口传输的功能
2018/3/24 1:03:01 4.15MB FPGA verilog PCF8591 IIC
1
毕业计划论文基于FPGA技术的数字存储示波器计划
2018/6/11 20:09:01 1.38MB 毕业设计
1
共 355 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡