altium封装库pcb
2021/11/14 7:13:06 17KB altium 封装库 pcb
1
本文在激光标记控制技术方面进行了一些新的探索:利用PCI的高速数据传输和DSP高速数据处理能力,提出一种PC机PCI总线DSP控制板
2020/3/14 9:42:39 274KB LabVIEW
1
该紧缩包包含原理图封装和PCB封装。
包括各种接插件VH3.96、FPC、HT3.96、KF2EDGK、KF128、KF301、FK350、KF2510、KF7620、KFHB9500、LCD、LED、MOS,BIT、MX、PH、PHB、PHD、SD、SIM、STC单片机、STM32单片机、USB、XH、VH、保险丝、拨码开关、传感器、串口、电感、电容、电源插座、电源开关、电源芯片、电阻、二极管、蜂鸣器、光电隔离器、继电器、简易牛角座、晶振、可控硅、电池座、排母、排针、轻触开关、数码管、天线座、音频插座,整流桥,各种常用芯片封装。
1
altera_ug_fifo.pdfaudio_dac_fifo.rarFIFO中文应用笔记.pdfFIFO基础知识.docFPGASoPC软硬件协同设计纵横谈.pdfFPGA的VGA视频输出工程文件//freedev_vgaFPGA的VGA视频输出工程文件.rarFreeDevFPGA音频开发环境和平台构建.pdfNios系统基础上的UItraDMA数据传输模式.docSD_Card_Audio//Audio_DAC_FIFO_altera的ip核DE2_SD_Card_Audiosd_audio_aic23.rarSOPC中自定义FIFO接口与DMA数据传输.pdf什么是FIFO.doc关于fifo的一些概念其quartusII中IP的使用.doc在NIOS-II系统中AD数据采集接口的设计与实现.doc基于Avalon总线的TFTLCD控制器的设计.doc基于FPGA+PCI的并行计算平台实现.doc基于LPM的高速FIFO的设计.doc基于NiosII的图像采集和显示的实现.doc基于SOPC的扭振信号测量系统实现研究.doc基于嵌入式Linux的TFTLCDIP及驱动的设计.doc异步FIFO的VHDL设计.doc采用FPGA的高速数据采集系统.doc非IP核相关FIFO设计//FIFO技术在SDH数字交叉连接芯片设计中的应用.pdfKPCI-817数据采集卡.pdfPCI-8325光电隔离型模入接口卡技术说明书.docUSB7325高速光电隔离型模入数据采集模块技术说明书.doc一款低功耗异步FIFO的设计与实现.pdf一种异步FIFO的设计方法.pdf关于异步FIFO设计的探讨.pdf利用FPGA实现异步FIFO设计.doc基于DSP的高速数据采集与处理系统.pdf基于FPGA异步FIFO的研究与实现.pdf基于FPGA的异步FIFO硬件实现.pdf基于FPGA的异步FIFO设计.pdf基于FPGA的高速异步FIFO存储器设计.pdf基于VerilogHDL的异步FIFO设计与实现.pdf异步FIFO亚稳态问题.doc异步FIFO结构.pdf异步FIFO结构及FPGA设计.pdf怎样对FIFO、RAM读写.doc读写数据宽度不同的异步FIFO设计.PDF高速异步FIFO的实现.pdf
2021/2/7 8:09:37 12.71MB Altera FIFO SOPC IP
1
实验一三点式正弦波振荡器(模块1)一、实验目的1.掌握三点式正弦波振荡器电路的基本原理,起振条件,振荡电路设计及电路参数计算。
2.通过实验掌握晶体管静态工作点、反馈系数大小对振荡幅度的影响。
图1-1正弦波振荡器(4.5MHz)将开关S3拨上S4拨下,S1、S2全部断开,由晶体管Q3和C13、C20、C10、CCI、L2构成电容反馈三点式振荡器的改进型振荡器——西勒振荡器,电容CCI可用来改变振荡频率。
振荡器的频率约为4.5MHz振荡电路反馈系数:F=振荡器输出通过耦合电容C3(10P)加到由Q2组成的射极跟随器的输入端,因C3容量很小,再加上射随器的输入阻抗很高,可以减小负载对振荡器的影响。
射随器输出信号Q1调谐放大,再经变压器耦合从J1输出。
三、实验步骤1.根据图在实验板上找到振荡器各零件的位置并熟悉各元件的作用。
2.研究振荡器静态工作点对振荡幅度的影响。
3.将开关S3拨上S4拨下,S1、S2全拨下,构成LC振荡器。
4.改变上偏置电位器RA1,记下发射极电流,并用示波器测量对应点的振荡幅度VP-P(峰—峰值)记下对应峰峰值以及停振时的静态工作点电流值。
5.经测量,停振时的静态工作点电流值为2.23mA6.分析输出振荡电压和振荡管静态工作点的关系,按以上调整静态工作点的方法改变Ieq,并测量相应的,且把数据记入下表。
Ieq(mA)1.201.401.591.802.23Up-p(mV)304348384428停振7.晶体振荡器:将开关S4拨上S3拨下,S1、S2全部拨下,由Q3、C13、C20、晶体CRY1与C10构成晶体振荡器(皮尔斯振荡电路),在振荡频率上晶体等效为电感。
8.拍摄晶振正弦波如下:f=4.19MHz四、实验结果分析分析静态工作点、反馈系数F对振荡器起振条件和输出波形振幅的影响,并用所学理论加以分析。
答:晶体管的起振条件是约等于0.6V,使静态工作点处于此电压附近,并加入正反馈。
同时随着静态电流的增大,输出波形的幅度也增大。
增长到一定程度后,由于晶体管的非线性特性和电源电压的限制,输出波形振幅不再增长,振荡建立的过程结束,放大倍数的值下降至稳定。
|AF|=1,输出波形振幅维持在一个确定值,电路构成动态平衡。
五、实验仪器1.高频实验箱1台2.双踪示波器1台3.万用表1块
1
显示一些:red_heart_selector:并为回购加注星标以支持该项目该存储库包含所有示例使用程序的链接,这些链接演示了使用程序开发中的功能/功能/集成。
YouTube频道Facebook集团一些截图Flutter示例使用程序(源代码+YouTube链接)克隆/使用Web/桌面/响应式Flutter颤振设计初学者和中级先进的扑动画系列颤振库系列Flutter每周小工具系列pub
2020/3/20 13:28:41 37.35MB Dart
1
中国科学院:中英理科技论文写作教程高等教育出版社刘振海
2018/7/2 20:46:40 39.66MB 科技论文
1
振动实际与隔振技术朱石坚不是经典我不发啊
2020/11/17 14:21:06 5.34MB 振动 理论 隔振 技术
1
晶体振荡器在电子设计中可以说是无处不在,并且在扮演着非常重要的角色,晶振对电路板的角色好比心脏于人,其重要性不言而喻。
但是不要小看这么简单的晶振,如果设计不好,可能会直接影响到产品稳定性。
相信很多工程师在做无源晶振设计时,会遇到无源晶振不起振或者输出频率有偏差的现象,有些工程师会凭借经验来处理这样的问题,也有很多工程师可能就束手无策,不知道该从何查找原因?本文将从原理上为大家讲解如何避免出现这种问题,并对无源晶振进行更合理选型。
2016/5/13 18:10:11 147KB 晶体
1
AD9封装库晶振15种,AD罕见,包含贴片等。
AD封装库晶振15种
2020/3/13 18:23:43 13KB 晶振封装
1
共 221 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡