这是光通信中PPM调制方式中的时钟分频程序,此程序使用Verilog语言编程,并且编译成功,希望对大家有所帮助
2023/11/18 22:16:49 383KB 分频程序
1
s7-200_SMART时钟库函数
2023/11/17 23:32:44 4KB 嵌入式 单片机
1
本设计主要为实现一款可正常显示时钟/日历、测量环境温度、带有定时闹铃的多功能电子时钟。
2023/11/15 20:06:49 1.39MB 多功能
1
使用verilog设计一个电子时钟,基于xilinx开发板,可实现数码管的显示,调时等功能
2023/11/15 17:07:10 689KB verilog
1
LPM_ROM和LPM_RAM设计一实验目的掌握FPGA中LPM_ROM的设置:1作为只读寄存器ROM的工作特性和配置方法;
2学习将程序代码或数据以MIF格式文件加载于LPM_ROM中;
掌握lpm_ram_dp的参数设置和使用方法:1掌握lpm_ram_dp作为随即存储器RAM的设置;
2掌握lpm_ram_dp的工作特性和读写方法;
3掌握lpm_ram_dp的仿真测试方法。
二实验要求1LPM_ROM定制和测试LPM_ROM的参数设置:LPM_ROM中数据的写入,即初始化文件的编写;
LPM_ROM的实际应用,在GW48实验台上用N0.0电路模式测试。
2LPM_RAM定制和测试LPM_RAM的参数设置;
LPM_RAM的实际应用,在GW48实验台上用N0.0电路模式测试。
三实验原理用户可编程硬件FPGA芯片设计,有许多可调用参数化库模块LPM(LibraryParameterizedModules),课直接调用设置,利用嵌入式阵列块EAB(EmbedArrayBlock)构成lpm_ROM,lpm_RAM等各种存储器结构。
Lpm_ROM有5组信号:地执信号address[];
数据信号q[];时钟信号inclock、outclock;允许信号memenable.其参数是可以设定的。
由于ROM是只读寄存器,它的数据口试单向的输出端口,数据是在对FPGA现场配置时,通过配置文件一起写入存储单元的。
Lpm_ram_dq的输入/输出信号如下:地址信号address[];RAM_dqo的存储单元地址;
数据输入信号DATA[]RAM_dqo的数据输入端;
数据输出信号Q[];
RAM_dqo的数据输出端;
时钟信号CLK;读/写时钟脉冲信号;
读写信号W/R读/写控制信号端数据从总线端口DATA[]输入。
丹输入数据和地址准备好以后,由于在inclock上的信号是地址锁存时钟,当信号上升沿到来时,地址被锁存,于是数据被写入存储单元。
数据的读出控制是从A[]输入存储单元地址,在CLK信号上升沿到来时,该单元数据从Q[]输出。
W/R为读/写控制端,低电平时进行读操作,高电平时进行写操作;
四实验步骤
2023/11/14 3:08:52 123KB LPM_ROM和LPM_RAM设计
1
由100mhz的分频为1mhz时钟和62.5k的时钟
2023/11/12 23:50:16 12KB 分频器
1
MSP430+DS1302程序,IARforMsp430开发环境。
两个按键,4位时钟专用数码管显示。
MSP430G253芯片。
2023/11/10 14:39:13 328KB MSP430 DS1302 时钟程序
1
使用qurtusII9.1设计并下载到SmartSOPC实验系统中。
本实验利用QuartusII软件,结合所学的数字电路的知识,采用自顶向下的分析方法。
首先分析了多功能数字钟的设计要求、所需实现的功能,然后分析了实现每个功能所需要的基础模块,最后进一步分析了各种基础模块。
在具体设计时,采用的是自底向上的设计方法。
首先设计各种基础模块,然后设计各种功能模块,最后进行综合设计。
本次设计除了实现基本的时钟电路外,还实现了整点报时、闹钟、日期、星期、秒表等多种功能:1.设计一个具有校时、校分,清零,保持和整点报时等功能的数字钟。
基于QuartusⅡ软件或其他EDA软件完成电路设计。
2.对该电路系统采用层次化的方法进行设计,要求设计层次清晰、合理。
3.完成顶层电路原理图的设计,编写相应功能模块的HDL设计程序。
4.对该电路系统进行功能仿真。
5.根据EDA实验开发系统上的FPGA芯片进行适配,生成配置文件或JEDEC文件。
6.将配置文件或JEDEC文件下载到EDA实验开发系统。
7.在EDA实验开发系统上调试、验证电路功能。
1
1、本程序运用C语言,根据三菱PLC_FX2N的通信协议和通信命令,基于主控芯片STM32F103XX(目前在STM32F103RC,STM32F103RD,STM32F103VC,STM32F103VD,STM32F103VE测试通过)上编写运行的程序,可以直接利用三菱编程软件编写梯形图下载运行,无需任何转换。
目前至少支持的指令有:(其他指令亲可以自己添加)RSTRSTSRSTTCOUTOUTSSETSETSADDSUBMULDIVLDLDILDPLDFANDANIORORIANDPANDFORPORFADDPSUBPMULPDIVPMOVMOVPENDFENDINCDECINCPDECPCJCALLRETINVLD=LD>LDAND<AND=编程语言梯形图程序容量8K步内部寄存器D8000个定时器T 256个记数器C256个输入点X256个输出点Y256个壮态继电器S600个辅助继电器M3071点M0-M3071特殊功能:M8000(运行监视触点)M8001(运行监视反触点).M8002(初始化脉冲触点)M8003(初始化脉冲反触点)M8004(错误指示触点)M8011(10毫秒时钟脉冲)M8012(100毫秒时钟脉冲)M8013(1秒时钟脉冲)M8014(1分时钟脉冲)M8020(零位标志)M8021(借位标志)M8022(进位标志)M8029(指令执行结束标志)M8033(内存保持触点)M8034(禁止输出触点).更多参考FX2N系列。
2023/11/10 0:46:10 6.92MB PLC源码
1
51单片机电子时钟设计.rar
2023/11/7 16:07:18 6.04MB 课程设计
1
共 668 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡