通过FPGA控制12位高性能AD采样芯片AD9235,进行AD转换。
2024/3/15 6:52:04 6.22MB FPGA AD转换
1
dspic33f的AD采样程序实例,通过示波器验证
2024/2/16 5:44:48 5KB dspic33f AD
1
基于FPGA的FM调制与解调,资源为FM工程文件和说明文件,软件QuartusII11.0,语言verilogHDL,调制信号为正弦波,载波信号为正弦波,FM调制直接调频(DDS技术),FM解调非相干解调(微分,取绝对值,低通滤波器)。
一个完整的FM调制/解调系统主要分为模数(AD)转换器、FM调制器/解调器和数模(DA)转换器这三部分。
在本次设计中,信源用正弦波代替,载波同样也是正弦波,在FPGA内部通过DDS产生正弦信号来模拟AD采样数据。
在做FM解调器的实现时,调制器的输出直接在FPGA内部连接解调器的输入,不经过DAC输出与ADC输入,解调器直接输入调制后的离散的波形数据。
如图1所示,直接用数字已调信号代替量化后的模拟已调信号,虚线方框内的部分省略掉了。
2023/9/1 14:48:49 8.01MB FPGA调制解调 FM调制解调 Quartus II
1
28335结合AD采样的svpwm实现..
2023/8/10 11:14:50 306KB 28335 svpwm
1
基于FPGA的高速AD采样,在雷达设计中,需要对接收到的信号首先进行模数转换,其转换速度和准确性直接决定了之后FFT等运算的准确性,最终影响雷达测量精度。
介绍了一种基于FPGA,利用芯片ADS7890实现一种快速14位串行AD转换,对系统的软件和硬件做了说明。
硬件部分主要为ADS7890的基本外围电路以及芯片EP2C35F672C与其的控制连接,软件部分利用QuartusII8.0编程。
2023/8/4 5:42:57 305KB FPGA AD
1
通过滑动窗口式AD采样获得数组,取数组内数据的最大最小值做差,差值越大,信号越强
1
焊台以STC15F2K60S2单片机作为主控芯片,通过AD采样、结合PID算控制PWM输出,可实现对T12发热芯的恒温控制,硬件上稍加改造即可用来制C210、C245或936等发热芯。
2023/7/9 6:12:04 1.23MB 白菜 白光 程序 stc15
1
AD采样实时曲线绘制while(1){for(aa=0;aa>1;for(ff=1;ff0){ee=da[aa]-da[aa+1];gg=ee>>1;for(ff=1;ff>1;for(ff=1;ff0){ee=da[aa]-da[aa+1];gg=ee>>1;for(ff=1;ff50)break;//Delay(100);}}}全部工程
2023/6/30 5:18:36 1.98MB uCOS MINI STM32 示波器
1
利用28335的epwm模块产生pwm波形,并触发内部的AD采样。
产生三相PWM波,并触发三路AD采样
2023/6/29 5:40:15 10KB 28335 epwm
1
本系统以单片机和FPGA为控制及数据处理核心,辅以可控双极性恒流源电路、DAC产生VCE电压电路、I/V转换电路、AD采样等主要功能电路,设计并制作了一个小功率半导体三极管参数测试仪。
实现了三极管的直流/交流放大系数β、集电极-发射极反向饱和电流ICEO、集电极-发射极间的反向击穿电压V(BR)CEO等参数的测量,测量误差优于5%,并实现了三极管管脚插错、损坏指示报警功能。
采用320*240点阵型LCD液晶显示彩色触模屏显示测量参数,并能显示三极管的共射极接法输入/输出特性曲线。
2023/6/12 7:02:36 530KB 简易 半导体三极管
1
共 26 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡