IEEE的Verilog语言标准,分别是2001版和2005版,可以根据开发工具拿来参考对比。
IEEEStandardforVerilog®HardwareDescriptionLanguage
2024/6/22 15:33:45 4.81MB Verilog IEEE标准 Verilog标准
1
Verilog语言写的控制DAC8568的模块,DAC8568是SPI接口。
2024/6/18 6:15:16 1.91MB DAC8568 DAC7568 DAC8168 Verilog
1
简单易懂的spi线,使用Verilog语言编写,里面代码分为spi_master.v;spi_slave.v,并且有仿真环境及testbench代码,强调一点,只是作为快速理解spi总线的,若要用于工程项目的话,还需要添加其他代码,请自行添加。
2024/6/16 21:02:20 67KB spi verilog fpga
1
本例程是基于FPGA和Verilog语言的LCD1602的时钟显示和汉字显示,需要用到取模软件,个人用的是8x8LED点阵字库。
8x8LED点阵字库软件https://pan.baidu.com/s/1PIMwyp8yoeGpSHsYkixYgA提取码:lgzp 
2024/6/16 0:57:22 4.96MB 分频器 FPGA Verilog LCD1602
1
这是一个简单的8位CPU设计,基于verilogHDL语言,在一个模版上进行修改得到的版本,适合于初学者学习使用
2024/5/3 4:08:25 494KB verilog 中断 嵌套 子程序调用
1
详细提供verilog语言编写的秒表源代码及时序仿真图
2024/5/2 16:57:02 391KB verilog语言 秒表 源代码
1
FPGA与测温芯片DS18B20的通信实现,用verilog语言编写。
有实际验证过的工程,有实验报告,有DS18B20的资料,适合快速了解。
2024/4/29 11:40:16 1.15MB FPGA DS18B20 verilog实现
1
本文用Verilog语言实现了汉明码的编码和译码。
在介绍汉明码编码和译码原理的基础上,设计出了汉明码的编码器和译码器,写出了基于Verilog实现的源程序,并通过modelsim软件的仿真。
2024/4/21 5:50:56 323KB fpga
1
数字电路实验自己选的大作业基本功能:数码管显示当前余额投入五角的硬币和一元的硬币有三种饮料:可乐2元,茶3元,牛奶3.5元,每种饮料初始存货有限,共有5瓶。
并且能用LED灯看出饮料的存货剩余。
当没有存货时,当前饮料对应的灯灭。
当购买相应饮料时,数码管显示购买后的余额。
当饮料存货不足但仍点击购买时,数码管闪烁“FFF.F”2秒左右,不再购买点击确定键可以看到当前余额。
当余额不足时:数码管闪烁当前饮料的价格2秒左右,不再购买点击确定键可以看到当前余额。
找零功能:找零时,先显示当前余额,再次点击数码管显示余额为0;
2024/3/31 12:47:23 680KB verilo basys2 fpga 自动售货机
1
基于verilog的几十个实例,适合初学者入门,同时也可以做为开发者使用相关模块或语法时查找的资料。
2024/3/22 17:20:04 4.86MB FPGA verilog实例
1
共 93 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡