包含音视频基础知识入门、FFmpeg命令实战、FFmpeg编程实战、rtmp流媒体实战、hls流媒体实战、http—flv流媒体实战、RTSP流媒体实战、webrtc中高级开发、Janus服务器源码分析
2024/2/26 10:19:50 342KB 音视频 流媒体 FFmpeg webrtc
1
从Quartus17.1版开始的重大更新内容:1.增加了Stratix10系列的器件库(Intel真14nm工艺生产,内核速度直接上1GHz,号称全世界最快的FPGA)2.集成了HLS编译器(免费),用于C/C++开发FPGA,主要用于信号处理和/或科学计算类设计应用,和一样用C/C++开发FPGA的OpenCL(免费)有一些区别。
3.把一些Quartus内部集成的功能名字改了,让用户特别是初学者更容易理解这些功能的用处:旧的名字新的名字BlueprintInterfacePlannerQsysPlatformDesignerEyeQEyeViewerJNEyeAdvancedLinkAnalyzerLogicLockLogicLockRegionTimeQuestTimingAnalyzer破解器增加了抗single-eventupset(SEU,可以翻译成单粒子翻转)的license内容,这个对某国禁运的功能支持2009年以后的大部分新器件,对于航空、航天、兵器、核工业、电力、高铁、医疗仪器等等要求高可靠性的产品非常有价值。
当然,这个license一样可以用在老版本的Quartus上,但是必需是用破解器破解过的Quartus,正版license是没有这个功能的,原因你懂得!SEU使用方法请参考器件的英文版数据手册,或者找骏龙科技要各个新系列FPGA的中文版的手册。
和这个SEU功能类似的还有加密功能的license,可以按照美国国防部标准的256位AES加密算法加密大部分新FPGA,至今还无人能解密,需要者自己联系骏龙科技。
本人暂时不加入,因为这些太敏感的禁运东西加入太多了怕出问题。
2024/2/11 4:52:04 222KB Quartus 18.0 下载链接 破解器
1
米联客Miz702ZYNQ开发教程(HLS部分)~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
2024/1/25 18:37:31 8.55MB ZYNQ
1
vue+video.js-contrib-hls.js+Video.js+m3u8&flash;播放demo视频播放
2023/11/22 21:21:12 29.88MB m3u8 vue video.js
1
使用HLS创建一个FIR滤波器,并对其源程序、HLS优化等进行分析。
2023/11/9 0:49:51 1.24MB Vivado HLS FIR滤波器
1
发现这个文档很好的诠释了HLS的优化指令,因为有代码对比。
甚至比ug902中的纯语言上讲解更给力。
2023/11/8 15:03:44 2.22MB HLS 优化 性能
1
Vivado_HLS_Tutorial实验所用文件,从xilinx官网上下的最新的文件,包含了几个实验,可以快速掌握高层次综合,配合着教程看http://download.csdn.net/detail/chanshi1988/5414221
2023/9/12 21:11:46 236KB vivado hls
1
视频课程源:http://xilinx.eetop.cn/category-83目录1从软件工程师的角度来看FPGA架构32VivadoHLS的工作机制53-4HLS设计流程基本概念95任意精度数据类型155.1C语言支持的数据类型155.2sizeof()函数使用165.3设置VisualStudio支持任意精度数据类型176数组类型转换176.1变量的定义和初始化176.2定点数据类型186.3浮点数据类型的定义和初始化196.4隐式数据类型转换196.5显示数据类型转换197VivadoHLS中的复合数据类型207.1结构体207.2枚举类型228VivadoHLS中的C++基本运算239测试平台的基本架构259.1TestBench259.2CTestBench2610测试激励2811测试输出检测与格式控制2811.1Scoreboard2811.2输出格式控制3012接口综合基本介绍3312.1接口综合概述3312.2block-levelinterfaceprotocol和port-levelinterfaceprotocol3413接口综合之数组3514接口综合案例演示3714.1添加寄存器3714.2添加时钟使能信号3814.3指令优化3815for循环优化-基本性能指标4015.1基本衡量指标4015.2for循环pipeline4115.3for循环UNROLL展开4115.4for循环变量i4216for循环优化-循环合并4217for循环优化-数据流4618for循环优化-嵌套的for循环优化5418.1循环嵌套类型5418.2Perfectloopnest示例5518.3Imperfectloopnest示例5619for循环优化-其他优化方法5919.1for循环的并行性5919.2for循环pipeline时的rewind选项6119.3for循环的循环边界是变量时处理方法6420数组优化-数组分割6720.1数组接口6720.2数组分割6721数组优化-数组映射和重组6921.1数组的映射6921.2数组的重组7221.3综合对比7222数组优化-其他优化方法7222.1定义ROM7222.2数组的初始化7423函数层面优化7523.1代码风格7523.2Inline7523.3Allocation7523.3Dataflow7524总结分析7724.1改善吞吐率(Throughput)7724.2改善时延(Latency)7824.3改善资源(Area)79
2023/9/5 14:47:11 8.5MB Vivado FPGA
1
含vivado实例教程pdf+项目源码6个,高层次综合实验HLS案例5个,嵌入式实验8个,均含项目源码和资料,注意是英文的。
2023/8/22 16:18:18 43.66MB FPGA HLS zedboard
1
米联《ZYNQSoC修炼秘籍》pdf资料,里面包含整体《ZYNQSoC修炼秘籍》网手版(1183页,未完)和分章节版S01-S09(完整:S01_基于ZYNQ的FPGA基础入门;
S02_基于ZYNQ的SOC入门基础;
S03_基于ZYNQ的DMA与VDMA的应用开发;
S04_基于ZYNQ的HLS图像算法设计;
S05_基于ZYQN的以太网开发;
S06_图像处理专章;
S07_MIG访问DDR;
S08_GTX光通信_千兆万兆以太网通信-1;
S09_GTX接口PCIE应用),可用于ZYNQ的入门进阶学习,是难得的好资料
2023/7/22 22:36:49 132.73MB ZYNQ SoC 入门进阶
1
共 42 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡