非常详细的FPGA内核资料,便于学习理解altera公司的FPGA
2024/9/13 6:43:35 209.87MB FPGA芯片IP核
1
name:基于FPGA技术的虚拟数字扫频仪的设计format:pdf
2024/9/13 3:11:48 100KB FPGA 虚拟数字 扫频仪 设计
1
FPGA数字频率计数码管显示,非常好用,在黑金的板子上最好,不用改什么。
2024/9/11 11:43:07 6.98MB FPGA 频率 数码管
1
用FPGA采集外部AD转换芯片数据,实现外部模拟信号在通过FPGA采集后通过串口输出
2024/9/10 22:14:49 11.69MB FPGA
1
含数据通路图、状态转换图、相关文档、verilog源码以及测试代码
2024/9/7 0:57:48 615KB 计组课设
1
基于FPGA的数字图像处理原理及应用__牟新刚提供大量关于如何利用FPGA实现图像处理算法的实例及源代码
2024/9/6 19:37:55 133.29MB FPGA
1
基于FPGA(ZYNQ)的FFT(IFFT)算法,带实验报告,可用Modelsim仿真验证
2024/9/3 4:55:14 42.18MB fpga fft vavido ifft
1
本书详细阐述了数字滤波器的实现原理、结构、方法及仿真测试过程,并通过大量工程实例分析其在FPGA实现过程中的具体技术细节。
以FPGA为开发平台,采用MATLAB及VHDL语言为开发工具,详细阐述了数字滤波器技术的FPGA实现原理、结构、方法和仿真测试过程,并通过大量工程实例分析FPGA实现过程中的具体技术细节,有完整的MATLAB及VHDL实例工程代码,有利于工程技术人员学习参考。
2024/9/2 21:53:03 195MB 数字滤波器 Matlab FPGA
1
设计的综合性环境,也是适合SOPC的最全面的设计环境。
它拥有现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)设计...本文以QuartusII4.0为设计平台,以FPGA为核心,设计了一个具体数字系统即带计时器功能的秒表系统
2024/8/31 21:10:14 137KB quartus ii 秒表
1
SM3算法的FPGA设计与实现.pdf
2024/8/31 3:37:39 193KB sm3
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡