数字电路课程设计,包好各个模块的源码,时钟的基础功能:时钟设计有时、分、秒计数显示的功能,小时为24进制,分钟和秒为60进制以24小时循环计时;
有校时功能,可以分别对时和分进行单独校时;
还有整点报时功能。
2015/1/4 23:27:44 141KB 数字电路 Verilog HDL 时钟设计
1
使用Verilog自顶向下设计60进制计数器(例子为1Hz,可修正频率),并用数码管动态显示,已在Basys2开发板验证通过。
1
使用两片74LS161和门电路设计一个六十进制计数器。
(1)画出连线图,输入用七段数码管7SEG-BCD显示出来。
(2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
使用两片74LS161和门电路设计一个六十进制计数器。
(1)画出连线图,输入用七段数码管7SEG-BCD显示出来。
(2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
2021/4/7 2:38:49 6KB proteus
1
多道批处理作业调度模拟程序目的:熟悉作业调度算法及其实现内容:编写一个程序完成多道批处理作业调度要求:只考虑1个CPU的资源,其他资源不考虑使用响应比高者优先算法程序采用键盘输入,输入格式为:KTJ1YS1……TJKYSK其中K是作业数(>0),TJi提交时间,YSi(i=1~K)是作业估计的运行时间(以分钟计)TJ的输入格式是XXYY,其中XX是时,YY是分,如10点28分,输入为1028。
但内部计算要以60进制来算。
要求输出按照作业调度的先后次序输出结果,每行为一个作业状态,从左到右分别是调度次序,作业号,调度时间,周转时间和带权周转时间最后一行输出两个数,第一为平均周转时间,第二为平均带权周转时间。
输入方式为:时间用时刻输入法即10:10输入1010以空格隔开例如进程数为4,提交时间0950101010201130即代表4个进程提交时间分别为9:50,10:10....
2017/7/13 1:20:41 4KB 操作系统
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡