介绍cmos电路的原理,常见的一些基本门电路的实现原理图等
2023/7/16 17:49:01 6.81MB cmos 基本电路
1
基于门电路的出租车计价器课程设计,用multisim11进行仿真。
2023/6/3 17:23:58 322KB 计价器
1
该文档为multisim-仿真教程-用门电路实现ASK调制教学文档,是一份不错的参考资料,感兴趣的能够下载看看。
2023/5/1 19:18:40 44KB 模拟/电源
1
FPGA方案本领与案例开拓详解第二版,内容饱满详尽.以硬件描摹语言(Verilog或者VHDL)所实现的电路方案,能够经由约莫的综合与方案,快捷的烧录至FPGA上举行测试,是现代IC方案验证的本领主流。
这些可编纂元件能够被用来实现一些底子的逻辑门电路(譬如AND、OR、XOR、NOT)大概更繁杂一些的组剖析果譬如解码器或者数学方程式。
在大大都的FPGA外面,这些可编纂的元件里也搜罗影像元件譬如触发器(Flip-flop)大概其余愈加残缺的影像块。
2023/4/7 6:46:44 142.61MB FPGA
1
首要内容1.CMOS门电路2.CMOSRAM单元及阵列3.CMOSD触发器4.CMOS放大器5.双极集成电路
2023/4/7 1:25:47 1.52MB 版图,设计
1
(Multisim数电仿真)与非门逻辑功效测试及组成其它门电路
2015/4/18 22:06:07 378KB Multisim
1
单片机PICl6F72是目前电瓶车控制器主流控制芯片,配合2只74HC27(3输出或非门电路);
1只74HC04D(反相器);
1只74HC08D(双输出与门)和一片LM358(双运放),组成一款比较典型的无刷电瓶车控制器,具有60°和120°驱动模式自动切换功能。
2019/7/16 16:07:14 2.14MB PIC16C72 电动车 控制器 源程序
1
该软件是免费版,无需注册,安装后即可使用。
它能按真值表方式输入各种逻辑条件,并指定各种组合的结果,自动化简为您所需要的逻辑表达式,并能根据标准的逻辑门电路绘出电路图。
是开发PLC,FPGA等非常无效的计算工具。
卡诺图法化简,见鬼去吧,用了这软件,逻辑问题再也不会烦到你睡不着觉,笨蛋也能精确地计算出逻辑表达式了
2016/3/8 4:36:53 857KB 逻辑运算 化简 逻辑等效电路
1
很实用的Verilog实例!目录:王金明:《VerilogHDL程序设计教程》程序例子,带说明。
【例3.1】4位全加器【例3.2】4位计数器【例3.3】4位全加器的仿真程序【例3.4】4位计数器的仿真程序【例3.5】“与-或-非”门电路【例5.1】用case语句描述的4选1数据选择器【例5.2】同步置数、同步清零的计数器【例5.4】用initial过程语句对测试变量A、B、C赋值【例5.5】用begin-end串行块产生信号波形【例5.6】用fork-join并行块产生信号波形【例5.7】持续赋值方式定义的2选1多路选择器【例5.8】阻塞赋值方式定义的2选1多路选择器【例5.9】非阻塞赋值【例5.10】阻塞赋值【例5.11】模为60的BCD码加法计数器【例5.12】BCD码—七段数码管显示译码器【例5.13】用casez描述的数据选择器【例5.15】用for语句描述的七人投票表决器【例5.16】用for语句实现2个8位数相乘【例5.17】用repeat实现8位二进制数的乘法【例5.18】同一循环的不同实现方式【例5.19】使用了`include语句的16位加法器【例5.20】条件编译举例【例6.1】加法计数器中的进程【例6.2】任务举例【例6.3】测试程序【例6.4】函数【例6.5】用函数和case语句描述的编码器(不含优先顺序)【例6.6】阶乘运算函数【例6.7】测试程序【例6.8】顺序执行模块1【例6.9】顺序执行模块2【例6.10】并行执行模块1【例6.11】并行执行模块2【例7.1】调用门元件实现的4选1MUX【例7.2】用case语句描述的4选1MUX【例7.3】行为描述方式实现的4位计数器【例7.4】数据流方式描述的4选1MUX【例7.5】用条件运算符描述的4选1MUX【例7.6】门级结构描述的2选1MUX【例7.7】行为描述的2选1MUX【例7.8】数据流描述的2选1MUX【例7.9】调用门元件实现的1位半加器【例7.10】数据流方式描述的1位半加器【例7.11】采用行为描述的1位半加器【例7.12】采用行为描述的1位半加器【例7.13】调用门元件实现的1位全加器【例7.14】数据流描述的1位全加器【例7.15】1位全加器【例7.16】行为描述的1位全加器【例7.17】混合描述的1位全加器【例7.18】结构描述的4位级连全加器【例7.19】数据流描述的4位全加器【例7.20】行为描述的4位全加器【例8.1】$time与$realtime的区别【例8.2】$random函数的使用【例8.3】1位全加器进位输出UDP元件【例8.4】包含x态输入的1位全加器进位输出UDP元件【例8.5】用简缩符“?”表述的1位全加器进位输出UDP元件【例8.6】3选1多路选择器UDP元件【例8.7】电平敏感的1位数据锁存器UDP元件【例8.8】上升沿触发的D触发器UDP元件【例8.9】带异步置1和异步清零的上升沿触发的D触发器UDP元件【例8.12】延迟定义块举例【例8.13】激励波形的描述【例8.15】用always过程块产生两个时钟信号【例8.17】存储器在仿真程序中的使用【例8.18】8位乘法器的仿真程序【例8.19】8位加法器的仿真程序【例8.20】2选1多路选择器的仿真【例8.21】8位计数器的仿真【例9.1】基本门电路的几种描述方法【例9.2】用bufif1关键字描述的三态门【例9.3】用assign语句描述的三态门【例9.4】三态双向驱动器【例9.5】三态双向驱动器【例9.6】3-8译码器【例9.7】8-3优先编码器【例9.8】用函数定义的8-3优先编码器【例9.9】七段数码管译码器【例9.10】奇偶校验位产生器【例9.11】用if-else语句描述的4选1MUX【例9.12】用case语句描述的4选1MUX【例9.13】用组合电路实现的ROM【例9.14】基本D触发器【例9.15】带异步清0、异步置1的
2020/10/10 20:05:56 127KB Verilog 实例 经典
1
使用两片74LS161和门电路设计一个六十进制计数器。
(1)画出连线图,输入用七段数码管7SEG-BCD显示出来。
(2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
使用两片74LS161和门电路设计一个六十进制计数器。
(1)画出连线图,输入用七段数码管7SEG-BCD显示出来。
(2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
2021/4/7 2:38:49 6KB proteus
1
共 24 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡