目录译者序前言第1章简介 11.1什么是VerilogHDL? 11.2历史 11.3主要能力 1第2章HDL指南 42.1模块 42.2时延 52.3数据流描述方式 52.4行为描述方式 62.5结构化描述形式 82.6混合设计描述方式 92.7设计模拟 10第3章Verilog语言要素 143.1标识符 143.2注释 143.3格式 143.4系统任务和函数 153.5编译指令 153.5.1`define和`undef 153.5.2`ifdef、`else和`endif 163.5.3`default_nettype 163.5.4`include 163.5.5`resetall 163.5.6`timescale 163.5.7`unconnected_drive和`nounconnected_drive 183.5.8`celldefine和`endcelldefine 183.6值集合 183.6.1整型数 183.6.2实数 193.6.3字符串 203.7数据类型 203.7.1线网类型 203.7.2未说明的线网 233.7.3向量和标量线网 233.7.4寄存器类型 233.8参数 26第4章表达式 284.1操作数 284.1.1常数 284.1.2参数 294.1.3线网 294.1.4寄存器 294.1.5位选择 294.1.6部分选择 294.1.7存储器单元 304.1.8函数调用 304.2操作符 304.2.1算术操作符 314.2.2关系操作符 334.2.3相等关系操作符 334.2.4逻辑操作符 344.2.5按位操作符 354.2.6归约操作符 364.2.7移位操作符 364.2.8条件操作符 374.2.9连接和复制操作 374.3表达式种类 38第5章门电平模型化 395.1内置基本门 395.2多输入门 395.3多输出门 415.4三态门 415.5上拉、下拉电阻 425.6MOS开关 425.7双向开关 445.8门时延 445.9实例数组 455.10隐式线网 455.11简单示例 465.122-4解码器举例 465.13主从触发器举例 475.14奇偶电路 47第6章用户定义的原语 496.1UDP的定义 496.2组合电路UDP 496.3时序电路UDP 506.3.1初始化状态寄存器 506.3.2电平触发的时序电路UDP 506.3.3边沿触发的时序电路UDP 516.3.4边沿触发和电平触发的混合行为 516.4另一实例 526.5表项汇总 52第7章数据流模型化 547.1连续赋值语句 547.2举例 557.3线网说明赋值 557.4时延 557.5线网时延 577.6举例 577.6.1主从触发器 577.6.2数值比较器 58第8章行为建模 598.1过程结构 598.1.1initial语句 598.1.2always语句 618.1.3两类语句在模块中的使用 628.2时序控制 638.2.1时延控制 638.2.2事件控制 648.3语句块 658.3.1顺序语句块 668.3.2并行语句块 678.4过程性赋值 688.4.1语句内部时延 698.4.2阻塞性过程赋值 708.4.3非阻塞性过程赋值 718.4.4连续赋值与过程赋值的比较 728.5if语句 738.6case语句 748.7循环语句 768.7.1forever循环语句 768.7.2repeat循环语句 768.7.3while循环语句 778.7.4for循环语句 778.8过程性连续赋值 788.8.
2024/11/28 20:22:43 4.72MB verilog
1
fsk调制解调multisim13版本的仿真文件,各个部分分模块组成,M序列,锁相环,比较器
2024/10/14 10:20:54 769KB fsk fsk调制解 模块
1
描述了在某些情况下需要把运放当比较器使用的主意事项
2024/9/15 12:26:25 414KB 运放 比较器
1
AD9850/AD9851模块是采用ADI应用最广泛的DDS(AD9850和AD9851)制作的模块。
ADI的性能就不用多说了。
模块主要参考AD9850和AD9851的资料做的。
主要功能特点:*模块能够输出正弦波和方波,2个正弦波和2个方波输出。
AD9850:0-40MHzAD9851:0-70MHz频率在20-30MHz后谐波越来越大,波形会越来越不干净。
方波:0-1MHz*采用70MHz的低通滤波器,使波形的SN比更好*并口和串口数据输入可以通过一个跳帽选择*产生DA基准的管脚(PIN12)引出,方便做输出波形的幅度调节应用。
*比较器的基准输入端电压由可变电阻产生,调节该电阻可以得到不同的占空比方波*AD9850模块采用125MHz的有源晶振,AD9851模块采用30MHZ的有源晶振
2024/8/18 6:23:57 5KB ad9850
1
555定时电路的单稳态工作方式.ms8555定时电路的无稳态工作方式.ms874ls194芯片的使用.ms874ls194芯片的使用(开关表示).ms8J-K触发器.ms8S.ms8任意进制计数器的仿真分析.ms8全减器的仿真设计.ms8全加逻辑电路.ms7可编程任意波形信号发生器.ms8多路功能选择器的功能仿真测试.ms8数值比较器的仿真.ms8数据选择器的仿真.ms8数据选择器的仿真(逻辑分析仪).ms8数模DA转换电路的仿真.ms8模数AD与转换电路的仿真.ms8消除仿真错误的方法.ms8竞争冒险现象的电路.ms8编码器电路的仿真分析.ms8译码器电路的仿真分析.ms8门电路的基本特性.ms8
2024/7/20 16:06:37 1.42MB Multisim 仿真电路系 数字电路
1
TLV3501封装(AD封装/AltiumDesigner封装),DBV_6封装,模拟线性比较器
2024/7/5 12:03:14 334KB TLV3501 比较器
1
都是本人做的实验,内含以下文件:555.ms10Circuit1.ms10Circuit2.ms10CLOCK.ms10实验2.ms10实验3-一阶有源低通滤电路.ms10实验3-减法运算电路.ms10实验3-反相加法运算电路.ms10实验3-反相比例运算电路.ms10实验3-反相积分运算电路.ms10实验3-微分运算电路.ms10实验3-滞回比较器.ms10实验3-过零电压比较器.ms10实验6-乘法电路.ms10实验6-函数发生电路.ms10实验6-平方电路.ms10实验6-开方电路.ms10实验6-除法电路.ms10实验7-多谐振荡器.ms10实验7-大范围可调占空比方波发生器电路.ms10实验8-quanjiaqi.ms10实验8-优先编码器.ms10实验8-全加器电路.ms10实验8-用74ls153组成的全加器仿真电路.ms10实验8-译码器驱动指示灯电路.ms10差动放大器111.ms10
2024/6/1 20:54:48 5.16MB multisim 实验 原理图 例子
1
测量范围为0pF~50uF,具有很高的分辨率(6到7位数字)、自动调零功能,所用到的主要元件STM32F103RC单片机、LMV393电压比较器、液晶屏,电池供电方便携带。
2024/5/25 16:11:32 29.19MB stm32 电容测量
1
滞回电压比较器的仿真,利用multisim软件进行制作。
可以被大多数工科学生所使用
2024/4/30 21:56:30 78KB 电压比较器 仿真
1
1、正弦转化矩形信号2、湿度调控电路3、LM311滞回电压比较器
2024/3/19 20:50:09 465KB 北邮 模电实验 电压比较器 报告
1
共 54 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡