利用Xilinx的Vivado套件(包括VivadoHLS)设计的精简指令集CPU架构,里面包含了各个模块所需的仿真文件。
下载资源的人需要先了解一下ARM指令集与ARM架构。
2024/4/16 5:44:08 978KB Vivado CPU RISC HDL
1
1.同一项目中S7-1200与S7-300CP343-1之间TCP通信,S7-1200作为TCP客户端,S7-300CP343-1作为服务器;
2.同一项目中S7-1200与S7-300CP343-1之间TCP通信,S7-1200作为TCP服务器,S7-300CP343-1作为客户端;
3.不同项目中S7-1200与S7-300CP343-1之间TCP通信,S7-1200作为TCP客户端,S7-300CP343-1作为服务器,双方CPU都采用TIAV14SP编程组态;
4.不同项目中S7-1200与S7-300CP343-1之间TCP通信,S7-1200作为TCP服务器,S7-300CP343-1作为客户端,双方CPU都采用TIAV14SP编程组态;
5.不同项目中S7-1200与S7-300CP343-1之间TCP通信,S7-1200作为TCP客户端,S7-300CP343-1作为服务器,S7-1200使用STEP7V14SP1编程组态,S7-300PN使用STEP7V5.6编程组态;
6.不同项目中S7-1200与S7-300CP343-1之间TCP通信,S7-1200作为TCP服务器,S7-300CP343-1作为客户端,S7-1200使用STEP7V14SP1编程组态,S7-300PN使用STEP7V5.6编程组态。
2024/4/14 16:29:44 4.12MB 1200 343-1 TCP
1
本资源包含有完整的标签。
本书以Intel公司处理器为例,对计算机的处理器架构和相关指令系统进行详细介绍,包括指令系统、CPU组成、CPU新技术、CPU实例等内容。
2024/4/12 10:46:29 13.21MB 处理器架构
1
该工程包含数据缓存D_Cache和指令缓存I_Cache的Verilog代码和仿真文件,附带可运行的ISE工程文件,Cache的详细技术参数包含在.v文件的注释中。
直接相连16KBD_CacheCache写策略:写回法+写分配(二路)组相连16KBI_CacheCache替换策略: LRUI_Cache的工作就是在cpu需要指令时将指令从主存中搬进I_Cache,再传给CPU,而D_Cache在解决数据读外,还要注意数据写入的问题。
本工程可以与arm.v中的arm核协同工作,主存使用dram_ctrl_sim。
2024/4/12 2:12:30 2.6MB I_Cache D_Cache Cache Verilog
1
使用OpenHardwareMonitor获取CPU和显卡温度,并根据设置的风扇控制参数控制风扇转速,预设三个模式,软件需以管理员权限运行,只在Z170主板实测过
2024/4/1 9:52:50 232KB OpenHardware
1
CUDA,ComputeUnifiedDeviceArchitecture的简称,是由NVIDIA公司创立的基于他们公司生产的图形处理器GPUs(GraphicsProcessingUnits,可以通俗的理解为显卡)的一个并行计算平台和编程模型。
通过CUDA,GPUs可以很方便地被用来进行通用计算(有点像在CPU中进行的数值计算等等)。
在没有CUDA之前,GPUs一般只用来进行图形渲染(如通过OpenGL,DirectX)。
开发人员可以通过调用CUDA的API,来进行并行编程,达到高性能计算目的。
NVIDIA公司为了吸引更多的开发人员,对CUDA进行了编程语言扩展,如CUDAC/C++,CUDAFortran语言。
注意CUDAC/C++可以看作一个新的编程语言,因为NVIDIA配置了相应的编译器nvcc,CUDAFortran一样。
2024/3/31 19:25:29 184.05MB 工具及程序
1
STM32F103_USI8686_MPU6050_HMC5883控制板Protel99se设计硬件原理图+PCB+软件源码文件,采用2层板设计,板子大小为90x90mm,单面布局双面布线,CPU为STM32103RBT6,LQFP64封装,主要芯片包括USI8686,MPU6050,HMC5883,XC62193.3等。
1
实验目的】1. 掌握CPU的设计步骤2. 学会芯片的运用及其功能【实验环境】Maxplus2环境下实现非常简单CPU数据通路的设计【实验内容】可选以下实验之一:1、绘制“非常简单CPU”数据通路(MAX+PLUSII环境)数据通路2、绘制移位-相加乘法电路(MAX+PLUSII环境)3、绘制MIPS处理器数据通路(“画笔”或Powerpoint或手工)实验辅助材料对上述三个实验,分别提供以下辅助材料:1、“非常简单CPU”数据通路,给出步骤和指导,见后。
2、乘法电路,给出实验原理图(MAX+PLUSII的gdf文件,但不完整或有错误)。
3、MIPS处理器,给出数据通路的图片文件。
附:绘制“非常简单CPU”数据通路步骤及指导非常简单CPU的寄存器:一个8位累加器AC,一个6位的地址寄存器AR,一个6位的程序计数器PC,一个8位的数据寄存器DR,一个2位的指令寄存器IR。
其数据通路详见教材P。
2024/3/30 4:14:19 146KB maxplus 实验报告 非常简单CPU设计
1
java利用sigar-1.6.3.82.jar获取服务器运行时CPU、内存、网络等信息,已使用该jar开发完整项目,压缩包中包含所需的dll文件,以及放置位置,本人64位系统
2024/3/29 6:26:03 636KB sigar.jar dll文件
1
获取电脑硬件信息,获取温度,频率,转速等信息,获取信息后串口发送,便于串口设备外显这些信息
2024/3/25 20:49:09 350KB CPU温度 主板温度 风扇转速
1
共 617 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡