基于RGMII的以太网MAC的FPGA实现代码,整个工程采用VerilogHDL实现,包括测试用例以及功能验证TestBench
2024/4/30 2:07:17 22.85MB RGMII 以太网 MAC FPGA
1
FPGA与测温芯片DS18B20的通信实现,用verilog语言编写。
有实际验证过的工程,有实验报告,有DS18B20的资料,适合快速了解。
2024/4/29 11:40:16 1.15MB FPGA DS18B20 verilog实现
1
FPGA的SPI的master模式的代码,很好使用,里面加上自己的理解。
2024/4/26 22:37:22 212KB fpga spi
1
这里是黑金Sparten6开发板AX309Verilog教程V3.1,包含书籍以每个章节具体实现的源代码来进行讲解,非常适合FPGA初学者学习使用
2024/4/25 18:24:39 15.66MB Sparten6 Verilog pdf
1
PID算法的FPGA实现的quartus工程
2024/4/24 20:41:35 16.21MB PID FPGA Quartus
1
在电子技术飞速发展的今天,具有防盗报警等功能的电子密码锁代替弹子锁和密码量少,安全性差的机械式密码锁已是必然趋势。
随着电子技术的发展,电子密码锁的设计也在不断地发展,有传统的PCB板设计、用PLC设计或者用单片机设计等。
其中,使用较多的是基于单片机技术的设计。
以单片机为主要器件,其编码器与解码器的生成为软件方式。
在实际应用中,由于程序容易跑飞,系统的可靠性能较差。
而用VHDL可以更加快速、灵活地设计出符合各种要求的密码锁,优于其他设计方法。
本文介绍的是一种基于现场可编程门阵列FPGA器件的电子密码锁的设计方法。
本文采用EDA技术,利用QuartusII工作平台和硬件描述语言,设计了一种电子密码锁,并通过一片FPGA芯片实现。
设计充分利用了FPGA的资源可编程特性,可高效率的对系统进行升级与改进.用FPGA器件构造系统,所有算法完全由硬件电路来实现,使得系统的工作可靠性大为提高。
由于FPGA具有IsP功能,当设计需要更改时,只需更改FPGA中的控制和接口电路,利用EDA工具将更新后的设计下载到FPGA中即可,无需更改外部电路的设计,大大提高了设计的效率。
另外,在本文设计的系统中充分考虑了实际生活的需要,加入了键盘防抖、数码显示控制、自动报警的功能使得设计人性化、实用化,真正起到了为现实生化服务的目的。
因此,该密码锁具有较高的推广价值
2024/4/23 18:49:14 1.06MB 电子密码锁 FPGA
1
基于FPGA的多功能信号发生器课程设计EDA
2024/4/22 18:19:56 141KB FPGA 多功能信号发生器
1
liberosoc使用全教程,步骤清晰详细,有相关错误解决方法,欢迎下载,适合fpga学习中liberosoc平台的使用教程
2024/4/22 7:47:48 2.86MB FPGA IDE
1
本文用Verilog语言实现了汉明码的编码和译码。
在介绍汉明码编码和译码原理的基础上,设计出了汉明码的编码器和译码器,写出了基于Verilog实现的源程序,并通过modelsim软件的仿真。
2024/4/21 5:50:56 323KB fpga
1
调用Vivado的FIRCompilerIP核完成FIR滤波,含testbench与仿真,仿真结果优秀;
具体说明可参考本人博客。
CSDN博客搜索:FPGADesigner
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡