为普及蜗杆丈量精度,方案了新的丈量机测头数据收集电路。
基于FPGA并付与自顶向下方案方式以及VerilogHDL编程本领,方案了收集电路的逻辑抑制模块。
基于AD977方案了三通道模数转换电路,每一通道由自力的模数转换器及其前端信号调解电路组成。
FPGA与前端模数转换电路以及后端数据总线之间均方案了电平转换电路。
对于所方案电路在丈量机上举行了综合噪声实际测试,下场评释所收集数据的样本尺度差均低于0.5μm,抵达了预期目的。
1
时序逻辑与组合逻辑描摹方式,VerilogHDL,Vivado仿真。
1
VerilogHDL使用法度圭表标准实例精讲书籍资料+Verilog代码合集
2023/4/15 19:09:10 85.46MB Verilog HDL代码 FPGA设计书籍
1
华为VerilogHDL编程代码尺度。













2023/4/10 18:26:11 1.12MB Verilog
1
基于FPGA的开关电源供电体系,使用VerilogHDL语言在FPGA体系上实现开关电源供电体系.能够作为初学者开拓做参考,也能够使用于供电体系
2023/4/8 17:53:06 551KB 开关电源
1
本书为VerilogHDL低级数字方案(第2版),可供广大FPGA软件工程师开拓参考
2023/4/7 17:01:12 82.52MB Verilog
1
新尽头FPGA开拓指南V1.3−ALIENTEK新尽头NewStart开拓板教程供学习使用,若有需要能够买新尽头开拓板。
FGPA能做甚么呢?能够毫不侈靡地讲,FGPA能实现任何数字器件的成果,上至高成果CPU,下至约莫的74电路,均能够用FGPA来实现。
FGPA彷佛一张白纸或者是一沉积木,工程师能够经由传统的原理图输入或者硬件描摹语言(如VerilogHDL、VHDL)从容中间案一个数字体系。
经由软件仿真,能够当时验证方案的准确性。
在PCB(电路印制板)实现之后,还能够行使FGPA的在线更正才气,随时更正方案而不用窜改硬件电路。
使用FGPA来开拓数字电路,能够大大提前方案功夫,削减PCB面积,普及体系的牢靠性。
2023/4/5 18:48:18 41.22MB FPGA 新起点FPGA FPGA开发指南 FPGA开发
1
基于FPGA用verilogHDL方案的DES加密模块,自己方案,供FPGA学习者参考学习
2023/4/1 21:06:58 4KB FPGA verilogHDL DES 加密
1
秒表输入的值展现规模为00.00~99.99,高位在前,低位在后,数码管展现需要经由BCD-七段数码管编译(实际法度圭表标准编写的是八段的数码管——即加之)。
上电后,展现0000,行使两个按钮S一、S2抑制计时。
法度圭表标准是经由教师的试验箱测试过的,能够实现秒表的底子成果
2023/3/26 3:46:22 4.68MB 数字式秒表
1
VerilogHDL低级数字方案(第二版)课后作业Verilog代码,很全的资料哦!
2023/3/25 2:33:37 488KB Verilog HDL Verilog代码 FPGA设计
1
共 180 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡