自己学习VHDL编写的十个实例给初学者帮助
2023/11/7 14:57:09 1.01MB VHDL
1
VHDL,可实现手动弹奏和自动播放两个功能,自动播放是梁祝化蝶部分,在弹奏和自动播放的同时也会显示乐谱简码,该电子琴支持14个音阶。
2023/11/7 8:48:20 1.12MB FPGA 电子琴 VHDL
1
除法器可以直接改变范围变换多位除法器,可以在数码管显示输入输出的数值!
2023/11/5 17:27:11 851B VHDL;除法器
1
代码准确,基于VHDL编程语言,实现了HDB3编码器和译码器的实现。
2023/11/5 7:58:17 356KB VHDL HDB3编译码 代码
1
1024点FFT快速傅立叶变换(vhdl)1024点FFT快速傅立叶变换(vhdl).zip
2023/11/3 3:55:14 568KB fft 快速傅里叶变换 VHDL
1
数字滤波器的MATLAB与FPGA实现第2版[杜勇编著]2014年版VHDL语言板PDF是高清版,是学习信号处理和FPGA不可多得的好书!
2023/11/2 4:13:34 97.76MB FPGA 数字滤波器 杜勇
1
--文件名:mine4.vhd。
--功能:实现4种常见波形正弦、三角、锯齿、方波(A、B)的频率、幅度可控输出(方波--A的占空比也是可控的),可以存储任意波形特征数据并能重现该波形,还可完成--各种波形的线形叠加输出。
--说明:SSS(前三位)和SW信号控制4种常见波形种哪种波形输出。
4种波形的频率、--幅度(基准幅度A)的调节均是通过up、down、set按键和4个BCD码置入器以及一--个置入档位控制信号(ss)完成的(AMP的调节范围是0~5V,调节量阶为1/51V)。
--其中方波的幅度还可通过u0、d0调节输出数据的归一化幅值(AMP0)进行进一步--细调(调节量阶为1/(51*255)V)。
方波A的占空比通过zu、zp按键调节(调节--量阶1/64*T)。
系统采用内部存储器——RAM实现任意输入波形的存储,程序只支--持键盘式波形特征参数置入存储,posting为进入任意波置入(set)、清除(clr)状态--控制信号,SSS控制存储波形的输出。
P180为预留端口,
2023/10/27 16:32:26 79KB VHDL波形发生器
1
Xilinx官方教程,如何使用ChipScope在线逻辑分析仪,讲解了ICON、ILA、VIO核的使用方法,使用的是Verilog语言。
在这个链接中使用VHDL语言将其进行了实现:http://blog.csdn.net/sundonga/article/details/42044007
2023/10/17 3:43:31 236KB xilinx chipscope
1
(1)汽车尾部左右两侧各有多盏指示灯。
(2)汽车正常行驶时指示灯都不亮。
(3)汽车右转弯时,右侧的一盏指示灯亮。
(4)汽车左转弯时,左侧的一盏指示灯亮。
(5)汽车刹车时,左右两侧的一盏指示灯同时亮。
(6)汽车在夜间行驶时,左右两侧有指示灯同时一直亮,供照明使用
2023/10/16 4:35:37 272KB 汽车尾灯控制器 vhdl 课程设计
1
VHDL设计的电子数字钟,参赛作品功能齐全,代码相当精简!极力推荐!!!!!!!!!
2023/10/13 7:51:54 512KB VHDL 电子数字钟 参赛 代码
1
共 368 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡